Nowa wersja platformy, zawierająca wyłącznie zasoby pełnotekstowe, jest już dostępna.
Przejdź na https://bibliotekanauki.pl
Preferencje help
Widoczny [Schowaj] Abstrakt
Liczba wyników

Znaleziono wyników: 2

Liczba wyników na stronie
first rewind previous Strona / 1 next fast forward last
Wyniki wyszukiwania
Wyszukiwano:
w słowach kluczowych:  SC FIR filters
help Sortuj według:

help Ogranicz wyniki do:
first rewind previous Strona / 1 next fast forward last
EN
In this paper switched-capacitor finite impulse response (SC FIR) filter structures are considered and developed. Their performance (i.e., general features, quality of operation, influence of parasitic capacitance, the chip area requirements, etc.) are analyzed and compared for various possible SC FIR structures. The comparisons are not only based on the method for the chip area estimation, proposed by authors in [1], but also on the precise chip area determination by means of the simulation of the considered circuits using the PSPICE program and by means of their design in the [formula] CMOS technology. Special attention is paid in this paper to the decomposition of FIR delay-line filter structures into second order sections (and possibly into a single first order section). The importance of such decomposition for the reduction of the required chip area occurred to be evident during the design process.
PL
Przedstawiono koncepcję rodziny filtrów elektronicznych o skończonej odpowiedzi impulsowej (FIR - ang. finite impulse response), które są wykonywane w technologii CMOS jako monolityczne układy scalone wielkiej skali integracji. Rozważane filtry należą do klasy tzw. układów z przełączanymi kondensatorami (SC - ang. switched capacitor) i zawierają linię opóźniającą zbudowaną z naprzemiennie połączonych elementów dwóch typów: parzystych "even" i nieparzystych "odd". Prezentowana obecnie rodzina filtrów charakteryzuje się funkcjonalnością elementów opóźniających, która polega na zwiększeniu tzw. rzędu elementu opóźniającego, tj. liczby rosnącej wraz z liczbą elementarnych opóźnień (okresów próbkowania) realizowanych za pomocą pojedynczego elementu opóźniającego, zawierającego jeden wzmacniacz operacyjny, na zasadzie podobnej do tej, którą Fischer stosował do całego filtru.
EN
Analysis of parameters of a class of switched-capacitor (SC) finite impulse response (FIR) filters based on the so-called "even-odd SC filte structures" is presented in this paper. The even-odd tapped delay line is built with delay elements of two kinds: the even delay element and the odd delay element, connected alternately. A concept of these elements is described and it is shown that they can be characterized by an integer parameter called their order. The order R of the even and the odd delay elements influences the overall features of the resulting filter. The greater this order the greater is the effective delay with the cost of a greater number of clock phases but with the savings in the number of operational amplifier and in the power consumption. A comparison of the chip area required for different even-odd SC filter structures, i.e., those built with the even and odd delay elements of different orders, is presented for the characteristic FIR filter frequency responses. Power consumption of this class of filters is also analyzed.
first rewind previous Strona / 1 next fast forward last
JavaScript jest wyłączony w Twojej przeglądarce internetowej. Włącz go, a następnie odśwież stronę, aby móc w pełni z niej korzystać.