Nowa wersja platformy, zawierająca wyłącznie zasoby pełnotekstowe, jest już dostępna.
Przejdź na https://bibliotekanauki.pl
Preferencje help
Widoczny [Schowaj] Abstrakt
Liczba wyników

Znaleziono wyników: 2

Liczba wyników na stronie
first rewind previous Strona / 1 next fast forward last
Wyniki wyszukiwania
Wyszukiwano:
w słowach kluczowych:  pomiar odcinka czasu
help Sortuj według:

help Ogranicz wyniki do:
first rewind previous Strona / 1 next fast forward last
1
100%
PL
Referat dotyczy zagadnień związanych z konstrukcją wysokorozdzielczych systemów przeznaczonych do precyzyjnego pomiaru odcinka czasu implementowanych w strukturach programowalnych FPGA. Zawarto w nim najistotniejsze informacje na temat zastosowanych algorytmów sortowania segmentów linii wymaganych do uzyskania systemów o większej liniowości i rozdzielczości czasowej. Zaproponowane podejście umożliwia skuteczną minimalizację wpływu błędu bąbelkowego na proces przetwarzania.
EN
The paper describes issues related to the design of high-resolution time-interval measuring systems implemented in FPGA programmable structures. It contains the most important information on the applied of the line's segment sorting algorithms required to obtain systems with higher time resolution and linearity. The proposed approach makes it possible to effectively minimize the impact of bubble error on the conversion process. The presented solution is important from the perspective of designing high-resolution TDCs operating with multiplied delay lines.
PL
Opisano budowę, zasadę działania oraz wyniki badań scalonego licznika czasu o rozdzielczości 50 ps i niepewności pomiarowej poniżej 60 ps. Do pomiaru odcinka czasu użyto metodę interpolacji dwustopniowej. W pierwszym stopniu interpolacji wykorzystano zegar wielofazowy, a w drugim cyfrowe linie opóźniające. Licznik czasu został wykonany w reprogramowalnym układzie FPGA (Field Programmable Gate Array). Artykuł zawiera również opis oprogramowania diagnostycznego umożliwiającego kalibrację licznika, wykonywanie pomiarów oraz gromadzenie, przetwarzanie i zobrazowanie wyników pomiarów.
EN
This paper describes the design, operation and test results of an integrated time counter with a 50 ps resolution and the standard measurement uncertainty below 60 ps. The time interval is measured with the use of the two-stage interpolation method. A multiphase clock and digital delay lines are used in the first and second stages of interpolation, respectively. Time counter is implemented in a single reprogrammable FPGA (Field Programmable Gate Array) device. Additionally, we describe the control/diagnostic software that allows calibration of the counter, measurement control as well as, processing and displaying of measurement data.
first rewind previous Strona / 1 next fast forward last
JavaScript jest wyłączony w Twojej przeglądarce internetowej. Włącz go, a następnie odśwież stronę, aby móc w pełni z niej korzystać.