This paper summarises results of the research devoted to the efficient resource management in Dynamically re-configurable Field Programmable Gate Arrays (D_FPGAs). These devices represent currently a very popular family of integrated circuits. The author has been involved in the research on their capabilities since 1999. Last time he was participating in the European Project RECONF 2 (IST-2001-34016) [www.reconf.org]. The main aim of this project was to develop an appropriate methodology and specialized computer tools supporting an automatic design process of digital systems based on D_FPGAs. The task of the author was to solve the main problem of this design process which is an automatic partitioning.
PL
Praca poświęcona jest narzędziom CAD wspierającym projektowanie systemów realizowanych w oparciu o układy dynamicznie reprogramowalne. Szczególny nacisk położony jest na proces partycjonowania systemów na podsystemy w celu ich dynamicznej implementacji w układzie. Praca zawiera szczegółowy opis zaproponowanego przez autora algorytmu partycjonowania oraz eksperymentalne wyniki jego działania.
JavaScript jest wyłączony w Twojej przeglądarce internetowej. Włącz go, a następnie odśwież stronę, aby móc w pełni z niej korzystać.