Nowa wersja platformy, zawierająca wyłącznie zasoby pełnotekstowe, jest już dostępna.
Przejdź na https://bibliotekanauki.pl
Preferencje help
Widoczny [Schowaj] Abstrakt
Liczba wyników

Znaleziono wyników: 1

Liczba wyników na stronie
first rewind previous Strona / 1 next fast forward last
Wyniki wyszukiwania
Wyszukiwano:
w słowach kluczowych:  Look-Up Table (LUT)
help Sortuj według:

help Ogranicz wyniki do:
first rewind previous Strona / 1 next fast forward last
|
|
tom T. 9, z. 3
543-553
PL
Niniejszy artykuł opisuje sprzętową realizację lokalnej transformacji Look-Up Table (LUT) stosowanej do wstępnego przetwarzania obrazu, np. wyrównywania histogramu dla sieci neuronowej. Aby sprostać wymaganiom czasowym, konieczne stało się silne zrównoleglenie wykonywania operacji LUT. Niestety algorytm LUT jest trudny do zrównoleglenia ze względu na konieczność sekwencyjnej zmiany zawartości pamięci LUT dla każdego fragmentu obrazu. W konsekwencji zrównoleglenie zostało zrealizowane w dwojaki sposób: zrównoleglenie wewnątrz pojedynczego modułu LUT oraz równoległa praca poszczególnych modułów LUT podczas wykonywania operacji LUT sąsiadujących ze sobą fragmentów obrazu. W celu przyspieszania projektowania całego systemu wykorzystano środowisko EDK firmy Xilinx, w którym zaprojektowano własne moduły.
EN
This paper describes FPGA (Field Programmable Gate Arrays) implementation of Loop-Up Table (LUT) operation. The LUT operation is employed as a initial operation for image processing, e.g. histogram equalization for further processing in neural networks. To satisfy the real time requirements the LUT operation must be highly parallel. Unfortunately, LUT operation requires sequential LUT memory writes (to change LUT parameters) which makes parallel operation impossible in the straightforward way. Consequently the parallel algorithm is implemented in two ways: firstly by parallel operation within each LUT module, and secondly by parallel operation of different LUT modules while performing LUT operation on neighbor fragments of source image. In order to speed-up the hardware design, the modular design with Xilinx Embedded Development Kit (EDK) has been employed and several On chip Peripherals Bus (OPB) compatible modules have been designed.
first rewind previous Strona / 1 next fast forward last
JavaScript jest wyłączony w Twojej przeglądarce internetowej. Włącz go, a następnie odśwież stronę, aby móc w pełni z niej korzystać.