Nowa wersja platformy, zawierająca wyłącznie zasoby pełnotekstowe, jest już dostępna.
Przejdź na https://bibliotekanauki.pl
Preferencje help
Widoczny [Schowaj] Abstrakt
Liczba wyników

Znaleziono wyników: 2

Liczba wyników na stronie
first rewind previous Strona / 1 next fast forward last
Wyniki wyszukiwania
help Sortuj według:

help Ogranicz wyniki do:
first rewind previous Strona / 1 next fast forward last
1
Content available Akwizycja danych z ADC z wykorzystaniem FPGA
100%
PL
W referacie przedstawiono realizację toru akwizycji danych analogowych, w szczególności sterowania zespołami 6-kanałowych przetworników ADC w AD7656 Analog Devices za pośrednictwem układu FPGA z serii Spartan 3 Xilinx, omówiono procedury przesyłania danych z ADC do buforów w FPGA i ich konwersji oraz dalszej transmisji do procesora DSP Tiger SHARC Analog Devices. Cyfrowe reprezentacje analogowych sygnałów wejściowych ADC przesyłane są do FPGA za pośrednictwem trzech linii interfejsu szeregowego, kompatybilnych w warstwie fizycznej ze standardem SPI. Po przetworzeniu w FPGA dane przesyłane są do procesora DSP, przy udziale linii w standardzie LVDS. W referacie omówiono właściwości wymienionych standardów interfejsów, procedury sterowania ADC, algorytmy programu konfiguracyjnego FPGA oraz funkcje realizowane w tym układzie. Omówiono wyniki badań funkcjonalnych toru.
EN
The paper presents implementation of the analog data acquisition channel, in particular the control of a 6-channel ADC converter system of type AD7656 Analog Devices through the Xilinx Spartan 3 of series FPGA, discusses the procedure for sending data from the ADC to FPGA buffers, their conversion and further transmission to the DSP TigerSHARC Analog Devices. The measurement channel configuration is shown in Fig. 1. The digital representations of ADC analog input signals are sent to the FPGA via a three-lines serial interface (Fig. 2) at the physical layer compatible with the SPI standard. After processing in the FPGA, the data are sent to the DSP, with participation of the four-lines bus in the LVDS standard (Fig. 3). The paper presents the ADC properties (Fig. 5) as well as the interfaces applied in the channel (Figs. 3, 4, 8), the procedures for miscellaneous modes of the ADC data output (Figs.6, 7), the set of lines for the FPGA communication with its external circuits (Fig. 8), the time dependencies between operations implemented in the FPGA (Fig. 9), the FPGA configuration program algorithms (Fig. 10) and the functions implemented in this system. Selected results of the functional tests of the channel are discussed.
|
|
tom nr 106
48--59
EN
This work is devoted to preliminary investigations concerning the effect of an inertia moment and load-speed characteristics on currents, power losses and windings temperature of an induction machine supplied with voltage containing subharmonics. The results of numerical simulations are presented for a totally-enclosed fan-cooled cage induction motor of rated power 3 kW. The computations were carried out with a field method and a hybrid field-circuit method. The results of preliminary investigations show that load properties may have significant influence on currents, power losses and windings temperature of an induction machine under considered power quality disturbances.
PL
Artykuł jest poświęcony wstępnym badaniom wpływu momentu bezwładności i charakterystyki obciążenia na prądy, straty mocy oraz temperaturę uzwojeń silnika indukcyjnego, zasilanego napięciem zawierającym subharmoniczne. Wyniki obliczeń numerycznych przedstawiono dla silnika indukcyjnego klatkowego budowy całkowicie zamkniętej o mocy 3 kW. Obliczenia wykonano za pomocą metody polowej oraz polowo-obwodowej. Prezentowane wyniki badań dowodzą, że właściwości obciążenia mogą mieć istotny wpływ na prądy, straty mocy oraz temperaturę uzwojeń silnika indukcyjnego w warunkach rozważanych zaburzeń.
first rewind previous Strona / 1 next fast forward last
JavaScript jest wyłączony w Twojej przeglądarce internetowej. Włącz go, a następnie odśwież stronę, aby móc w pełni z niej korzystać.