Nowa wersja platformy, zawierająca wyłącznie zasoby pełnotekstowe, jest już dostępna.
Przejdź na https://bibliotekanauki.pl
Preferencje help
Widoczny [Schowaj] Abstrakt
Liczba wyników

Znaleziono wyników: 10

Liczba wyników na stronie
first rewind previous Strona / 1 next fast forward last
Wyniki wyszukiwania
help Sortuj według:

help Ogranicz wyniki do:
first rewind previous Strona / 1 next fast forward last
|
2000
|
tom nr 4
711-722
PL
W artykule dokonano próby oceny zmian właściwości uzytkowych oleju przekładniowego Hipol 15 podczas sezonowej eksploatacji w przemyśle cukrowniczym. Zwrócono szczególna uwagę na zmiany tych wlaściwości podczas przerwy między kolejnymi kampaniami cukrowniczymi. Opisano wyniki badań próbek oleju pobranych podczas kampanii oraz w okresie międzykampanijnym. W podsumowaniu wyników badań przdstawiono przesłanki do badań przyszłościowych. Zwrócono też uwagę na aspekt ekologiczny uzyskanych wyników.
EN
In the article we have tried to estimate the changes of functional properties of "Hipol 15" gear oil during a seasonal usind in sugar industry. We have taken a special notice of changing of the properties during stoppages between following sugar campaigns. We have described the results from testing the oil samples taken during a campaign and in the period between campaigns. In the summary of the tests results, we have presented the necessary data for the future tests. We have also taken notice of the ecological aspect of the results obtained in our test.
2
Content available remote Strong-inversion CMOS Companding Integrator
63%
EN
An implementation of a CMOS current-mode instantaneous companding integrator in strong-inversion is presented. The main advantage of the proposed circuit is its simplicity. Moreover, the frequency response of the integrator can be easily compensated. The operation of the circuit has been confirmed through simulations, conducted for [formula] n-well CMOS process.
PL
W pracy zaprezentowano system akwizycji danych i zdalnego dostępu do wyników pomiarów dla rozproszonych procesów pomiarowo-badawczych. Opracowane rozwiązanie zawiera wiele zawierających mikrokontrolery układów, wyposażonych w moduły radiowe i zaprojektowane tak, aby mogły pełnić różne zadania pomiarowo-diagnostyczne. Główny moduł może drogą radiową od każdego modułu odbierać kluczowe parametry procesu i przesyłać je do serwera. Opracowane oprogramowanie komputerowe gromadzi przesyłane dane i dokonuje ich analizy i w przypadku, gdy dany proces nie przebiega prawidłowo (miała miejsce usterka) - wysyła sygnał alarmowy. Funkcja ta pozwala zapobiec uszkodzeniu czy zniszczeniu stanowiska pomiarowego lub też obiektu badanego. Co więcej, istotne parametry procesów mogą być monitorowane za pośrednictwem Internetu. Możliwość zmian programowych i konfiguracyjnych modułów wykonawczych pozwala na stosowanie prezentowanego systemu w różnych aplikacjach.
EN
In this article we present a data acquisition and remote data access system for distributed test and measurement processes. Developed solution contains several microcontroller - based devices with radio modules designed for multi-purpose measurement and test control tasks. The main module can receive crucial process information (data) from every module by radio link, and transfer it to the server. Developed PC software gathers the data and decides to send alarm information if any process runs out of defined values (due to failure). This particular feature allows to protect the test equipment and DUT (Device Under Test) against serious damages. Moreover, remote crucial test parameters can be checked via Internet (webpage). The hardware and software flexibility of the test control and measurement devices allows to implement the system in various applications.
PL
W artykule przedstawiono metodę linearyzacji wzmacniacza transkonduktancyjnego CMOS wykorzystującą sprzężenie w przód. Zaproponowany wzmacniacz składa się ze wzmacniaczy różnicowych MOS oraz rezystora służącego jako odniesienie. W rezultacie otrzymujemy efektywną metodę linearyzacji charakterystyk przejściowych wzmacniacza transkonduktancyjnego. Programowanie wartości transkonduktancji wzmacniacza realizowane jest z zastosowaniem techniki programowalnych luster prądowych. Symulacje elektryczne przy użyciu pakietu SPICE dla technologii AMS CMOS 0.35[mi]m i zasilaniu pojedynczym napięciem 3V dają zniekształcenia THD przetwarzanego sygnału o wartości międzyszczytowej 1Vpp mniejsze niż -35.8dB dla zmian temperatur pracy od -30°C do +90°C. Zakres liniowej pracy wynikowego wzmacniacza jest szerszy niż stosowanych do jego budowy par MOS. Pobór mocy wynosi 0.76mW.
EN
In this paper, a feed forward linearization method for programmable CMOS Transconductance Operational Amplifier (OTA) is described. The proposed circuit technique is developed using simple source-coupled differential pair transconductors and linear reference resistor (R). As a result, an efficient linearization of a transfer characteristic of the OTA is obtained. The gm - programmability of the developed OTA was obtained using a programmable current mirror array technique. SPICE simulations show that for 0.35 [mi]m AMS CMOS process with a single +3 V power supply, total harmonic distortion (THD) at 1Vpp and temperature range from -30°C to +90°C is less than -35.8dB. Moreover the input voltage range of linear operation is increased. rower consumption of the linearized OTA circuit is 0.76 mW.
EN
An efficient simplification procedure of the optical flow algorithm as well as its hardware implementation using the field programmable gate array (FPGA) technology is presented. The modified algorithm is based on block matching of subsets of successive frames, and exploits one-dimensional representations of subsets. Also, an L₁-normbased correlation function requiring no multiplication/division operations is used. As a result, it was possible to reduce the computational complexity of the algorithm without compromising the processing accuracy. Both the accuracy and the limitations resulting from the introduced simplifications have been verified using several examples of synthetic and real movie sampies. The presented algorithm has been implemented using Virtexll-1000 FPGA to realize a digital stabilization system for the CMOS camera images. Experimental results confirm that our algorithm can be used in battery-powered systems with limited resources.
PL
W artykule przedstawiono efektywną procedurę uproszczenia algorytmu przepływu optycznego oraz jego realizację w układzie programowalnym FPGA. Zmodyfikowany algorytm wykorzystuję metodę blokowego dopasowania podobszarów oraz jednowymiarową reprezentację podobszarów. Dodatkowo, funkcja korelacji oparta jest o normę L₁. W rezultacie uzyskano zmniejszenie zużytych zasobów kosztem nieznacznej utraty dokładności. Zarówno dokładność, jak i ograniczenia wynikające z wykorzystanych uproszczeń zostały zweryfikowane na przykładzie kilku sekwencji obrazów rzeczywistych oraz syntetycznych. Zaproponowane rozwiązanie zostało zaimplementowane w układzie VirtexII-1000 i zastosowane do realizacji algorytmu cyfrowej stabilizacji obrazu z kamery CMOS. Wyniki eksperymentalne w pełni potwierdzają możliwość wykorzystania przedstawionego algorytmu w systemach o ograniczonych zasobach sprzętowych.
7
Content available remote Ultra-low power analogue CMOS vision chip
45%
EN
The paper presents a project and results of testing of an analogue vision chip, which performs low-level convolutional image processing algorithms in real time. The prototype chip is implemented in 0.35 μm CMOS technology, contains SIMD matrix of analogue processing elements of size 64 x 64. The dimensions of the matrix topography is 2.2 mm x 2.2 mm, giving the density of 877 processors per mm2. Matrix dissipates less than 0.4 mW of power under 3.3 V supply and at the speed of image processing 100 frames/s.
PL
W artykule przedstawiono projekt i wyniki badań scalonego analogowego układu wizyjnego, który wykonuje splotowe niskopoziomowe algorytmy przetwarzania obrazu w czasie rzeczywistym. Układ prototypowy został wykonany w technologii CMOS 0,35 μm i zawiera matrycę SIMD procesorów analogowych o rozmiarze 64 x 64. Wymiary topografii matrycy wynoszą 2,2 mm x 2,2 mm, co daje gęstość 877 procesorów na mm2. Matryca pobiera moc mniejszą niż 0,4 mW ze źródła zasilającego 3,3 V przy szybkości przetwarzania obrazów 100 kl/s.
first rewind previous Strona / 1 next fast forward last
JavaScript jest wyłączony w Twojej przeglądarce internetowej. Włącz go, a następnie odśwież stronę, aby móc w pełni z niej korzystać.