Nowa wersja platformy, zawierająca wyłącznie zasoby pełnotekstowe, jest już dostępna.
Przejdź na https://bibliotekanauki.pl
Preferencje help
Widoczny [Schowaj] Abstrakt
Liczba wyników

Znaleziono wyników: 3

Liczba wyników na stronie
first rewind previous Strona / 1 next fast forward last
Wyniki wyszukiwania
help Sortuj według:

help Ogranicz wyniki do:
first rewind previous Strona / 1 next fast forward last
|
2012
|
tom R. 88, nr 1b
282-285
PL
W pracy przestawiono model matematyczny i wyniki numerycznych obliczeń wpływu jittera sygnału taktującego przetwornik cyfrowoanalogowy (C/A) oraz cyfrowy oscylator harmoniczny (ang. Numerically Controlled Oscillator, NCO) na względne odchylenie standardowe wartości skutecznej sygnału generowanego przez cyfrowe źródło wzorcowego napięcia przemiennego. Zaproponowany model symulacyjny umożliwia obliczenie maksymalnej wartości jittera sygnału taktującego (wyrażonego poprzez jego odchylenie standardowe), wymaganego dla osiągnięcia założonej niepewności wytwarzanego przez źrodło napięcia. Z przeprowadzonych obliczeń numerycznych wynika, że dla jittera o odchyleniu standardowym mniejszym od 100 ps względne odchylenie standardowe wartości skutecznej napięcia wytwarzanego przez cyfrowe źrodło napięcia przemiennego jest rzędu 0,1 �žV/V lub mniejsze.
EN
The paper contains the mathematical model and results of numerical simulations of the influence of the jitter of the clock signal driving the digital-to-analog converter (DAC) and Numerically Controlled Oscillator (NCO) on the relative standard deviation of effective value of the sinusoidal voltage generated by the digital source of standard AC voltage. The proposed simulation model helps to calculate maximal jitter of the clocking signal (expressed by its standard deviation) required for attaining a supposed uncertainty of the AC voltage generated by the DSSACV. Numerical calculations show, that for the jitter of standard deviation lower than approximately 100 ps the standard deviation of the AC voltage generated by the DSSACV is of the order of 0,1 žV or lower.
|
2010
|
tom z. 2
45-59
PL
W artykule przeanalizowano wpływ parametrów resztkowych obwodów pomiarowych komparatora impedancji na dokładność komparacji wzorców indukcyjności. Wykonano badania symulacyjne wpływu nierówności pojemności kabli łączących wzorce z komparatorem na wartości składowych impedancji wzorców GR1482 przy wykorzystaniu procedury przestawienia wzorców i bez rewersji wzorców. Na podstawie wyników pomiarów wzorców 10 H dla różnych kombinacji ich połączeń z przyrządem wyznaczono parametry korekcyjne różnicowego komparatora indukcyjności KWL5.
EN
Influence of residual parameters of an impedance comparator bridge measuring circuit on the inductance standard comparison accuracy is analysed in the paper. Simulation investigations of the influence of unequal capacitances of connecting cables on the impedance components of the GR1482 standard inductors were performed. The results obtained by reversion of the standards were compared with those obtained from the procedure without reversion. The correction parameters of the KWL5 bridge were calculated based on the results obtained for 10 H inductance standards for different combination of their connection with the comparator bridge.
|
2010
|
tom z. 4
29-37
PL
W pracy przeanaiizowano wpływ obcięcia słowa akumulatora fazy oraz skończonej rozdzielczości przetwornika C/A na wartość skuteczną sygnału generowanego przez bezpośredni syntezer częstotliwości (DDS). Zaproponowano model matematyczny, pozwalający na wyznaczenie zakresu przestrąjania układu DDS oraz oszacowania jego parametrów, tzn. długości słowa akumulatora fazy, maksymalnego obcięcia słowa akumulatora fazy, tak aby parametry te miały wpływ na wartość skuteczną generowanego sygnału mniejszy od założonej wielkości.
EN
The paper presents influence of phase word truncation effect and finite resolution of DAC on signal's root mean square value, which is generated by Direct Digital Synthesizer (DDS). Proposed mathematical model allows to set the frequency range and parameters of DDS i.e. number of bits in phase word to achieve RMS error smaller than some assumed value.
first rewind previous Strona / 1 next fast forward last
JavaScript jest wyłączony w Twojej przeglądarce internetowej. Włącz go, a następnie odśwież stronę, aby móc w pełni z niej korzystać.