Ten serwis zostanie wyłączony 2025-02-11.
Nowa wersja platformy, zawierająca wyłącznie zasoby pełnotekstowe, jest już dostępna.
Przejdź na https://bibliotekanauki.pl
Preferencje help
Widoczny [Schowaj] Abstrakt
Liczba wyników

Znaleziono wyników: 2

Liczba wyników na stronie
first rewind previous Strona / 1 next fast forward last
Wyniki wyszukiwania
help Sortuj według:

help Ogranicz wyniki do:
first rewind previous Strona / 1 next fast forward last
EN
In this paper a new method of linearized settling error calibration for a pipeline A/D converter is proposed. The pipeline A/D converter employs non-slewing amplifiers for linearizing the settling error. A prototype 15b pipeline A/D converter was fabricated in 0.25 µm process. The calibration is carried out by adjusting gradients and offsets of the linearized settling error. The calibration of the settling error improves the SNDR and SFDR from 68 dB and 74 dB to 72 dB and 88 dB, respectively, at 35MS/s.
EN
The paper presents column parallel signal processing techniques for reducing Random Telegraph Signal (RTS) noise of in-pixel source follower by using histogram analysis for the development of a very low-noise CMOS image sensor. In this method, a histogram with multiple samples for reset level is used to estimate the amplitude of the RTS noise. With the median of the histogram and the estimated amplitude, the RTS noise components are removed and the average is calculated with the histogram due to thermal noise only, to further reduce the noise level. Result of the application of the histogram-based noise suppres-sion to an implemented CMOS image sensor prototype for a large sampling numbers is demonstrated.
first rewind previous Strona / 1 next fast forward last
JavaScript jest wyłączony w Twojej przeglądarce internetowej. Włącz go, a następnie odśwież stronę, aby móc w pełni z niej korzystać.