Warianty tytułu
Computational algorithms implementation in digital hardware
Języki publikacji
Abstrakty
Opisano metodologię projektowania układów cyfrowych realizujących algorytmy obliczeniowe. Omówiono podstawowe konfiguracje układów synchronicznych oraz naszkicowano praktyczne przykłady sprzętowych realizacji sieci neuronowych i algorytmów DSP. Przedstawiono analizy szybkości i złożoności poszczególnych wersji układów, jako ilustrację dylematu szybkość-rozmiar.
The paper describes contemporary methodology of digital circuits design. The canonic configurations of synchronous designs are described. Several architectures of circuits implementing computational algorithms are presented, with focus on neural networks and DSP. Complexity and speed of proposed solutions are presented, referring to the commonly recognized speed-size tradeoff.
Słowa kluczowe
Rocznik
Tom
Strony
18-22
Opis fizyczny
Bibliogr. 13 poz., wykr.
Twórcy
autor
- Politechnika Wrocławska, Wydział Elektroniki, Mikrosystemów i Fotoniki
Bibliografia
- [1] IEEE Standard VHDL Language Reference Manual, (IEEE Std 1076), 2000 Edition.
- [2] Osowski S.: Sieci neuronowe w ujęciu algorytmicznym, WNT, Warszawa 1996.
- [3] Szecówka P. M., Charytoniuk A., Najbert R.: Automated implementation of feedforward neural network in digital integrated circuit. Mixed design of integrated circuits and systems. Proceedings of the 10th international conference MIXDES 2003, Łódź 2003, pp. 164-167.
- [4] Wolczowski A. R., Szecówka P. M., Krysztoforski K., Kowalski M.: Hardware Approach to the Artificial Hand Control Algorithm Realization, Lecture Notes in Computer Science, Volume 3745, Oct 2005, pp. 108-122, 141-168, 26-276.
- [5] Smith S. W.: The Scientist and Engineer's Guide to Digital Signal Processing, www.dspguide.com, 1997/98, pp. 108-122,.
- [6] Introduction to Quartus II, Altera Corporation, San Jose 2005.
Typ dokumentu
Bibliografia
Identyfikatory
Identyfikator YADDA
bwmeta1.element.baztech-article-BWAP-0004-0025