Warianty tytułu
Time synchronization signal receiver DCF 77,5 kHz implemented in FPGA device
Języki publikacji
Abstrakty
Przedmiotem pracy jest opis techniczny modułu odbiornika radiowego sygnału synchronizacji czasu DCF 77,5 kHz implementowanego w układzie programowalnym FPGA. Dzięki zastosowaniu tego modułu w tworzonym urządzeniu opartym o układ programowalny możliwa jest automatyczna synchronizacja czasu w implementowanym systemie. Praca ta opisuje także sposób projektowania takiego urządzenia z wykorzystaniem narzędzi zawartych w pakiecie Active-HDL.
The theme of this article is a technical description of time synchronization signal receiver (DCF 77.5 kHz). Which was designed using a VHDL language and implemented in FPGA device. This module could be used to synchronize any digital system implemented in FPGA. This article describe also tools which are included in Active-HDL.
Słowa kluczowe
Rocznik
Tom
Strony
138-140
Opis fizyczny
Bibliogr. 4 poz., wykr.
Twórcy
autor
- Instytut Tele- i Radiotechniczny, Warszawa
Bibliografia
- [1] Spartan-II 2.5V FPGA Complete Data Sheet, Xilinx.
- [2] U4221B Radio Controlled Clock Receiver datasheet, TELE-FUNKEN Semiconductor.
- [3] dcf77.goldhand.com.pl
- [4] Active-HDL On-line Documentation, Aldec.
Typ dokumentu
Bibliografia
Identyfikatory
Identyfikator YADDA
bwmeta1.element.baztech-article-BWA9-0025-0044