Ten serwis zostanie wyłączony 2025-02-11.
Nowa wersja platformy, zawierająca wyłącznie zasoby pełnotekstowe, jest już dostępna.
Przejdź na https://bibliotekanauki.pl

PL EN


Preferencje help
Widoczny [Schowaj] Abstrakt
Liczba wyników
2003 | Vol. 44, nr 7 | 22-26
Tytuł artykułu

Oscylator sinusoidy zespolonej z bezpośrednią syntezą cyfrową (DDS)

Warianty tytułu
EN
Direct digital frequency syntesizer with improved frequency resolution
Języki publikacji
PL
Abstrakty
PL
Przedmiotem pracy jest koncepcja generatora przebiegu sinusoidalne go z syntezą bezpośrednią (Direct Digital Frequency Synthesizers). W artykule zostało przedstawione rozwiązanie poprawiające rozdzielczość częstotliwościową generatora, jak i redukujące wielkości pamięci ROM. Omawiany układ został zaimplementowany przy użyciu układu programowalnego firmy LATICE. W oparciu o uzyskane rozwiązanie wykonano symulacje, których wyniki zawarto w artykule.
EN
In this paper, solutions for increasing the frequency resolution and n ducing memory consumption of Direct Digital Frequency Synthesizi (DDFS) are presented. Described addressing method compresses li ok-up table (LUT) stored in read-only memory (ROM) four times. A ne-tunning błock significantly increases frequency resolution without ii fluencing the quality of output signal. Proposed solutions were impi mented using programmable logie device and simulation results a presented.
Słowa kluczowe
PL
DDS   DDFS   oscylator   generator  
EN
Wydawca

Rocznik
Strony
22-26
Opis fizyczny
Bibliogr. 5 poz., rys., wykr.
Twórcy
autor
autor
Bibliografia
  • 1. R. Ertl, J. Baier „Increasing the Frequency Resolution of NCO-Systems Using a Circuit Based Adder” IEEE Tran. on Circuit and Systems-II vol43, No. 3 March 1996.
  • 2. Tierney, J. Rader „A digital frequency sythesizer”, IEEE Trans. Audio Electroacust., vol. AU-19, pp. 4856, Mar 1971.
  • 3. Analog Devices, Technical Information about Direct Digital Synthesisers AD9252 and 9254.
  • 4. F. Lu et al.: „A 700-MHz 24-b pipelined accumulator in1.2-mm CMOS for application as numerically controlled oscillator” IEEE J. Solid-State Circuits, vol. 28, pp 878-886, Aug. 1993.
  • 5. Saburo Muroga „Projektowanie układów VLSI” WNT.
Typ dokumentu
Bibliografia
Identyfikatory
Identyfikator YADDA
bwmeta1.element.baztech-article-BPB1-0023-0028
JavaScript jest wyłączony w Twojej przeglądarce internetowej. Włącz go, a następnie odśwież stronę, aby móc w pełni z niej korzystać.