Nowa wersja platformy, zawierająca wyłącznie zasoby pełnotekstowe, jest już dostępna.
Przejdź na https://bibliotekanauki.pl

PL EN


Preferencje help
Widoczny [Schowaj] Abstrakt
Liczba wyników
2005 | T. 9, z. 3 | 453-462
Tytuł artykułu

Perspektywy przyśpieszenia obliczeń w instalacjach o wielkich mocach obliczeniowych za pomocą układów logiki rekonfigurowalnej

Autorzy
Treść / Zawartość
Warianty tytułu
EN
Prospect of computation acceleration in huge computation power processing systems using reconfigurable logic technology
Języki publikacji
PL
Abstrakty
PL
Autorzy prezentują znaną, lecz nie w pełni dotychczas wykorzystaną technikę przyśpieszania obliczeń za pomocą układów logiki rekonfigurowanej w kontekście współczesnych możliwości masowego jej wykorzystania w wieloprocesorowych i wielowątkowych systemach o wielkich mocach obliczeniowych. W skrócie zaprezentowane są podstawowe pojęcia i techniki stosowane w tej technologii oraz przeprowadzone są rozważania nad możliwością szerokiego zastosowania powyższej techniki przy teraźniejszym stanie rozwoju półprzewodnikowych układów rekonfigurowalnych FPGA.
EN
The authors presents already known but not frequently used technique of computation acceleration by circuits of reconfigurable logic with special focus on possibility of its mass usage in multi-processor and multi-threads systems which offer huge computation power. Basic principles and techniques accommodated by reconfigurable computing paradigm are presented and discussion over prospect of this promising technique common usage is preformed taking into account current state of commercially available FPGA reconfigurable logic.
Wydawca

Rocznik
Strony
453-462
Opis fizyczny
Bibliogr. 13 poz., rys.
Twórcy
autor
  • Katedra Elektroniki, Akademia Górniczo-Hutnicza, ACK "Cyfronet", Kraków, russek@agh.edu.pl
autor
  • Katedra Elektroniki, Akademia Górniczo-Hutnicza, ACK "Cyfronet", Kraków, wiatr@agh.edu.pl
Bibliografia
  • [1] Atmel: AT6000 Configuration Guide. FPGA Configuration Guide, www.atmel.com
  • [2] Atmel: AT40K Series. Configuration AT40K Application Notes, www.atmel.com
  • [3] Xilinx: XC6200 Field Programmable Gate Array. Users Manual, www.xilinx.com
  • [4] Ban M.: Reconfigurable Computing Primer. Multimedia Systems Design, September 1998, 44-47.
  • [5] Carvalho E., Briao E., Moeller L., Moeller R, Monies F., Calazans N.: Controling Configurations on Dynamic Reconfigurable Systems. XIX SIM-South Symposium on Microelectronics
  • [6] Celoxica: DK Design Suit Datasheet, www.celoxica.com
  • [7] Russek P., Wiatr K.: FPGA Based Vector Quantizer for Bitrate Control in Image Compression. ERSA'02, Las Vegas, Nevada 2002
  • [8] Silicon Graphics: Extraordinary Acceleration of Workflows with Reconfigurable Application-specific Computing from SGI. White Paper, November 2004
  • [9] Villasenor J., Jones Ch., Schoner B.: Video CommunicationsUsing Rapidly Reconfigurable Hardware. IEEE Trans, on Circuit and Systems for Video Technology, vol. 5, Dec. 1995, 565-567
  • [10] Xilinx: Virtex II Platform FPGA, Complete Data Sheet.
  • [11] Wiatr K.: Sprzętowe implementacje algorytmów przetwarzania obrazów w systemach wizyjnych czasu rzeczywistego. Kraków, UWND AGH 2002
  • [12] Wiatr K.: Akceleracja obliczeń w systemach wizyjnych. Warszawa, WNT 2003
  • [13] Gaussian 03, Revision C.02, Gaussian, Inc., Wallingford CT, 2004
Typ dokumentu
Bibliografia
Identyfikatory
Identyfikator YADDA
bwmeta1.element.baztech-article-AGH1-0006-0016
JavaScript jest wyłączony w Twojej przeglądarce internetowej. Włącz go, a następnie odśwież stronę, aby móc w pełni z niej korzystać.