Preferencje help
Widoczny [Schowaj] Abstrakt
Liczba wyników

Znaleziono wyników: 2

Liczba wyników na stronie
first rewind previous Strona / 1 next fast forward last
Wyniki wyszukiwania
Wyszukiwano:
w słowach kluczowych:  układ scalony ASIC
help Sortuj według:

help Ogranicz wyniki do:
first rewind previous Strona / 1 next fast forward last
PL
Artykuł przedstawia projekt selektywnego detektora promieniowania neutronowego, zbudowanego z wykorzystaniem układu cyfrowego wrażliwego na odwracalne błędy pojedyncze SEU (ang. Single Event Upset). Dla zwiększenia wrażliwości struktury rejestru na występowanie odwracalnych błędów SEU opracowano szereg metod, zaprezentowanych w artykule. Przedstawiono też symulacje określające warunki poprawnej pracy oraz parametry układu, które zgodnie z zapewnieniem dostawcy technologii powinien spełniać.
EN
The paper deals with neutron radiation detector design. The neutron detector was designed with application of sensitive to reversible Single Event Upsets (SEUs) digital circuit. The detector bases on a modified shift register (see Fig. 3), using dual supply voltage.. The paper presents a number of methods that were developed to enhance sensitivity of the detector to reversible SEUs. There are discussed physical phenomena that influence the technological fabrication process and topology of the integrated circuit. There are given some exemplary parameters of the designed register (input capacitance, clock-to-output delay) for the internal flip-flops, the pre-layout, as well as the post-layout (with extracted parasitic components) simulations, with visible (e.g. approx. 2-3 times) difference between the ideal (pre-layout) and real (post-layout) design. The simulation tests and the final layout (see Fig. 4) were prepared using CADENCE IC environment in 6.1.4 version, as a process design kit for chosen ITE CMOS technology. The general research background and realisation perspective (selected foundry run) are shown in the conclusion paragraph. Also the perspectives for a future testbench circuit in real and factual radiation environment are briefly described.
EN
In the paper two application specific integrated circuits (ASICs) are presented: ABCD for silicon strip detector readout and DTMROC for miniature proportional counter readout. The ASICs were designed for tracking detector system in the ALTAS experiment. They work in a very harsh radiation environment, where the estimated total irradiation dose exceeds by a factor of 100 the requirements for space applications. The paper is a summary of the author`s PHD thesis.
PL
W pracy przedstawione zostały istotne aspekty związane z projektowaniem bloków cyfrowych dla układów scalonych, pracujących w warunkach wysokiej radiacji w systemach detekcyjnych eksperymentu ATLAS. Dokonując przeglądu literatury, przedstawiono efekty oddziaływania różnych typów promieniowania na układy scalone. Omówione zostały rozwiązania projektowe i systemowe, zastosowane w projektach dwóch układów scalonych w celu ich uodpornienia na oddziaływanie promieniowania. Układy te, w technologiach BiCMOS 0,8 μm i CMOS 0,25 μm, zaprojektowane zostały do odczytu detektorów śladów w eksperymencie ATLAS. Obydwa układy (ABCD,do odczytu paskowych detektorów krzemowych oraz DTMROC, użyty w odczycie detektorów promieniowania przejścia) zostały wyprodukowane, przetestowane i zainstalowane w eksperymencie. Dodatkowo praca porusza wybrane elementy zagadnień projektowania bibliotek komórek standardowych dla układów używanych w środowiskach radiacyjnych.
first rewind previous Strona / 1 next fast forward last
JavaScript jest wyłączony w Twojej przeglądarce internetowej. Włącz go, a następnie odśwież stronę, aby móc w pełni z niej korzystać.