Preferencje help
Widoczny [Schowaj] Abstrakt
Liczba wyników

Znaleziono wyników: 9

Liczba wyników na stronie
first rewind previous Strona / 1 next fast forward last
Wyniki wyszukiwania
Wyszukiwano:
w słowach kluczowych:  funkcje logiczne
help Sortuj według:

help Ogranicz wyniki do:
first rewind previous Strona / 1 next fast forward last
1
Content available remote Projektowanie procesora sekwencyjnego i symulacja w środowisku MATLAB/Simulink
PL
W artykule omówiono projekt procesora dedykowanego do realizacji tabeli przejść i wyjść dowolnego automatu sekwencyjnego. Celem budowy było skonstruowanie procesora o jak najprostszej budowie reprezentującego podstawowe cechy procesora oraz zaprojektowanie takiego procesora i uruchomienie w środowisku matlab simulink. Do budowy automatów kombinacyjnych zostały wykorzystane bloki State-Space programu simulink.
EN
This paper discusses the design of processor dedicated to the implementation of the state and output tables of finite-state machines. The aim was to construct and a building of a CPU represents the simplest construction of the basic features of the processor and run it in the Matlab Simulink environment. To build the combinational logic of the machine were used blocks State-Space of Simulink.
2
Content available remote Konstruowanie automatów sekwencyjnych w środowisku Matlab Simulink
PL
W artykule omówiono algorytmy, pozwalające wyznaczać funkcje logiczne automatów sekwencyjnych. Algorytmy zostały zaimplementowane w programie Matlab. Zaimplementowany algorytm został wykorzystany do wyznaczenia funkcji logicznych przykładowego automatu. Zostały wyznaczone stany wewnętrzne oraz funkcje logiczne automatu. Wyznaczone funkcje logiczne zostały wykorzystane do symulacji pracy automatu w programie Fluidsim.
EN
The article discusses the algorithms that allow, to find, logic functions for finite state machines The algorithms were implemented in MATLAB program. The implemented algorithm was used to determine the internal states and logic functions for finite state machine. Determined logic has been used to simulate of automata in FluidSIM program.
PL
W artykule przedstawiono opracowane w Instytucie Tele- i Radiotechnicznym oprogramowanie narzędziowe ELF przeznaczone dla elektroenergetycznych sterowników polowych. Opisano wybraną funkcjonalność oprogramowania pod względem możliwości edycji funkcji logicznych (projektowanie logiki pracy pola rozdzielczego) oraz eksploatacji rozdzielnicy. Edytor funkcji logicznych może współpracować ze sterownikami produkowanymi w ITR oraz służyć jako narzędzie projektowe dla konstruktorów układów logicznych.
EN
In the paper the ELF utility software, developed at Tele and Radio Research Institute and dedicated for bay controllers, has been presented. The logical functions edition functionality of the software (electric bay control logic design) and its use for switchgear maintenance have been described. The logical functions editor can work with protection relays developed at ITR and can be used as a design tool for logical circuits developers.
PL
Przedstawiono historię rozwoju narzędzi programowych do obsługi sterowników polowych oraz kierunki ich dalszego rozwoju.
EN
The paper presents a story of development of programming tools for service of field controllers as well as directions of their future development.
PL
W poniższym artykule podniesiony został problem modelowania funkcji logicznych za pomocą kwantowych obwodów unitarnych bez korzystania z tzw. kwantowych bitów pomocniczych. Podano algorytm opisujący tworzenie postaci macierzowej operatora kwantowego, za pomocą którego można wyznaczyć wartość funkcji logicznych n zmiennych, a także wskazano, w jaki sposób skonstruować sieć znanych bramek kwantowych realizującą działanie wspomnianego operatora.
EN
The following publication concerns on Boolean functions modelling with use of quantum gates, but without so-called ancilla qubits. First, the algorithm of matrix form calculating for quantum operator is presented – mentioned operator may be used to determine the value of Boolean function. Next, it is shown how to construct quantum gates circuit solving given problem.
PL
W artykule omówiono projekt procesora dedykowanego do realizacji tabeli przejść i wyjść dowolnego automatu sekwencyjnego. Celem budowy było skonstruowanie procesora o jak najprostszej budowie reprezentującego podstawowe cechy procesora oraz zaprojektowanie takiego procesora i uruchomienie w środowisku Matlab/simulink. Założono, że projektowany procesor powinien realizować dowolny automat Moore'a, lub Mealy'ego. Proces projektowania został podzielony na części. Osobno zostały zaprojektowane poszczególne części składowe realizujące przypisane zadania. Wyróżniono następujące części składowe: licznik pamięci, akumulator, moduły wejścia wyjścia, moduł funkcji logicznej NXOR, moduł ustawiania jedynek do akumulatora oraz układ sterujący CU. Poszczególne części procesora są to logiczne układy sekwencyjne i kombinacyjne. Do budowy automatów kombinacyjnych zostały wykorzystane bloki Combinational logic programu Matlab/simulink. W artykule został przedstawiony schemat blokowy przedstawiający wszystkie składowe procesora oraz układ sterujący CU (Control unit), który jest najbardziej złożoną częścią składową procesora.
EN
This paper discusses the design of a processor dedicated to the implementation of the state table and output table of finite-state machines. The aim was to construct a CPU of simplest construction that represents the basic processor features and run it in the Matlab/simulink environment. It was assumed that the processor should be designed to implement any Moore or Mealy machines. The design process is divided into parts. Components performing assigned tasks were individually designed. They are: memory counter, accumulator, input-output blocs, logical NXOR function module, module setting the ones for the accumulator and control unit CU. The different parts of the processor are combination and sequential logic machines. Combinational logic blocks of Matlab/Simulink were used for the construction of the combinatorial machines. In the paper a block diagram showing all components of the processor and the control unit CU is shown. The control unit is the most complex part of the processor.
PL
W poprzednim artykule („elektro.info” 3/2006) przedstawiono ogólne zasady budowy i działania sterowników PLC. Tym razem przybliżono, w jaki sposób można zrealizować podstawowe funkcje logiczne i przerzutniki RS i SR, które stanowią podstawowy sposób pamiętania zmiennych typu bit. Poruszono również zagadnienia dotyczące obsługi wejść i wyjść cyfrowych sterowników.
PL
Opracowanie algorytmu minimalizacji wielowyjściowych wielowartościowych funkcji logicznych, pozwala na właściwe i dogłębne przeanalizowanie wszystkich realizowalnych rozwiązań oraz właściwy wybór podrozwiązań spełniających nałożone kryteria konstrukcyjne, oraz odpowiednią ich interpretację. Interpretacja graficzna polega na wydzieleniu drzewiastym najważniejszych decyzji jako gałązek opisujących istotne wytyczne projektowania.
EN
Optimal selection of constructional and service parameters is possible with use of minimization of logical function systems. First of all, we use conformities or contrac-tions of suitable decision principles, written as logical functions, which mean conformities or contractions of criterion functions.
PL
Do znalezienia optymalnych rozwiązań dla parametrów eksploatacyjnych w układach maszynowych można zastosować metodę minimalizacji funkcji boolowskiej. Taka optymalizacja powoduje jednak zbyt dużą dowolność, jeśli chodzi o dobór parametrów układu ze względu na używanie tylko dwóch wartości 0 lub 1 jako wartości funkcji. Stosując przekodowanie odpowiednich parametrów na wielowartościowość i minimalizację metodą siatkowo-drzewiastą uzyskuje się dokładniejszą możliwość doboru tych parametrów.
EN
For determination of the optimum solutions for operating parameters in machine systems we can apply the method of Boolean function minimization. However, such optimization causes to much freedom as for selection of parameters since only two values, 0 or 1 are applied as the function values. Recoding of the suitable parameters for multivalency and minimization with the network-dendritic method allow to obtain more precise selection of these parameters.
first rewind previous Strona / 1 next fast forward last
JavaScript jest wyłączony w Twojej przeglądarce internetowej. Włącz go, a następnie odśwież stronę, aby móc w pełni z niej korzystać.