Preferencje help
Widoczny [Schowaj] Abstrakt
Liczba wyników

Znaleziono wyników: 7

Liczba wyników na stronie
first rewind previous Strona / 1 next fast forward last
Wyniki wyszukiwania
Wyszukiwano:
w słowach kluczowych:  filtr FIR
help Sortuj według:

help Ogranicz wyniki do:
first rewind previous Strona / 1 next fast forward last
PL
W artykule przedstawiono dwie realizację filtru Gaussa 1D. Pierwsza oparta jest na bezpośredniej implementacji splotu, druga oparta została na filtrze ortogonalnym realizowanym za pomocą rotatorów Givensa. Obie realizacje został przeanalizowane pod kątem wrażliwości na kwantowanie współczynników dla 8-, 16- i 24-bitowych rejestrów. Wyznaczono i porównano błędy średniokwadratowe charakterystyki amplitudowej oraz błędy dla odpowiedzi systemu na pobudzenie losowym szumem i deltą Kroneckera.
EN
In the paper, two realizations of 1D Gauss filter are presented. The first realization is based on direct structure with convolution, in the second orthogonal filter with use Givens rotations is realized. Both systems are analyzed of sensitivity on coefficient quantization for 8-, 16- and 24- bits length of register. Also determined mean squared errors for amplitude characteristices, impulse responses and responses on noise excitation.
EN
The Tomatis Method is a rehabilitation technique used in psychology, the main aim of which is stimulating the cochlea in the inner ear by filtered air-conducted and bone-conducted sounds. The system of electronic filters and amplifiers used for this therapy is called the Electronic Ear. Commonly, it is a commercial analog device that is expensive and after a few years its functionality declines. In this paper, we propose a digital Electronic Ear system using an STM32F4 family micro-controller and ADC/ DAC integrated circuits. The design of the digital sound filters allows to adjust more parameters and overcomes some of the constraints of analog systems. In this paper, we provide a short review of the Tomatis Method, the main functions of the Electronic Ear and we describe the designed system with comparison measurements to the analog original.
EN
FIR filters are often applied, as they possess many advantages, including linear-phase response and well elaborated design methods. However, group delay introduced by FIR filters is usually large. The reduction of group delay can be obtained by restriction of the linear phase requirement only to the passband. One of the problems that appear while designing FIR filters with a prescribed value of group delay is the choice of the filter order. In the paper a formula for filter order calculation for the given filter parameters and dedicated for equiripple or quasi-equiripple approximation of the magnitude response has been derived based on experiments. Numerous examples that explain how to use the derived formula have been included.
EN
This paper describes high quality digital audio signal interpolator with infinite impulse response (IIR) digital filters with linear-phase (LF IIR) This article presents the causal realization of LF IIR and especially the realization of LF IIR filter with overlap is considered. As the LF IIR filters are an alternative for ordinary finite impulse response (FIR) filters, a comparison of a particular design of FIR and LF IIR filter is made. There are also compared realizations of signal interpolators using FIR filter and LF IIR filter.
PL
W artykule przedstawiono interpolator sygnałów akustycznych wysokiej jakości z zastosowaniem cyfrowego filtru o nieskończonej odpowiedzi impulsowej (IIR) o liniowym przesunięciu fazowym (LF IIR). Opisano przyczynową realizację takiego filtru z zastosowaniem nakładkowania. Jako, że filtry LF IIR mogą stanowić alternatywę dla filtrów o skończonej odpowiedzi impulsowej (FIR). Wykonane zostało porównanie realizacji przykładowych filtrów FIR i LF IIR . W artykule również porównano realizacje interpolatorów sygnałów z zastosowaniem filtrów FIR i LF IIR.
EN
In this article, the authors have presented the problem of inexact matching of input data in the learning process of a neural network generating a FIR filter in the form of a 5x5 mask. The obtained filter has the task of improving the quality of digital images acquired from acquisition devices, the construction and method of operation of which are based on a low-quality CCD matrix.
EN
The paper presents the implementation of the high-speed two-stage finite- impulse response filter (FIR) in residue arithmetic in the Field-Programmable Gate Array (FPGA). The application of residue arithmetic allows one to attain high pipelining rates of the FIR due to the use of small multipliers. This advantage is offset to some extend by the need of scaling in the multi-stage cascade connection of FIR's in order to avoid overflow of number range of the residue number system. The scaling operation may represent significant burden from hardware complexity point of view, hence its effective realization is necessary. The sealer has been applied based on the improved scaling algorithm. Finally the results of implementation of two FIR's with the order N=128 in Xilinx FPGA environment are given and analyzed.
PL
W pracy przedstawiono implementację szybkiego dwustopniowego, kaskadowego filtru FIR w technologii FPGA. Zastosowanie arytmetyki resztowej pozwala na uzyskanie dużych częstotliwości potokowania w związku z użyciem małych mnożników. Zalety wynikające z użycia arytmetyki resztowej są w pewnym stopniu ograniczane koniecznością wykonywania skalowania przy kaskadowym połączeniu filtrów FIR tak, aby uniknąć nadmiaru arytmetycznego w postaci przekroczenia zakresu liczbowego zastosowanego systemu resztowego. Operacja skalowania może przedstawiać istotne obciążenie z punktu widzenia rozmiaru sprzętu, stąd jest konieczna jej efektywna realizacja. W pracy zastosowano skaler opracowany w oparciu o ulepszony algorytm skalowania. Podano rezultaty implementacji dwóch filtrów rzędu N=128. w środowisku Xilinx FPGA.
EN
This paper presents the sigma-delta audio digital-to-analog converter (DAC) implemented on a single field programmable gate array (FPGA) for non-commercial application. The simulation results and FPGA-based hardware implementation are shown.
PL
W pracy przedstawiono implementację fonicznego przetwornika cyfrowo-analogowego (c/a) sigma-delta w programowalnej strukturze logicznej FPGA do zastosowania niekomercyjnego. Podano wyniki symulacji oraz wyniki działania przetwornika zaimplementowanego we wspomnianej strukturze FPGA.
first rewind previous Strona / 1 next fast forward last
JavaScript jest wyłączony w Twojej przeglądarce internetowej. Włącz go, a następnie odśwież stronę, aby móc w pełni z niej korzystać.