This paper describes a new type of Recursive Phase Locked Loop (PLL) of the first order. The PLL is a linear discrete system described by two recursive equations. The hardware implementation of PLL is described. Different analyses of PLL parameters are made. Computer simulation of PLL is introduced in order to give better insight into the PLL characteristics and to confirm the mathematical analyses, too. Made analysis shows that PLL is suitable for different applications. Precise digital phase shifting of pulse rate is one of the applications which is described. The picture of the input and output pulse rates, recorded on the simulated PLL by professional software package “Multisim”, is presented.
PL
Opisano nowy typ rekurencyjnej pętli synchronizacji fazowej (PLL). Przedstawiono różne metody analizy układu oraz symulację komputerową. Opisano możliwość precyzyjnego cyfrowego przesunięcia fazowego impulsów.
2
Dostęp do pełnego tekstu na zewnętrznej witrynie WWW
This article describes all digital Frequency Locked Loop (FLL) as period synthesizer, which uses Binary Rate Multiplier (BRM) in feedback for the output period control. Although BRM produces irregularities in its output, the synthesizer compensates them and generates the uniform pulse rate at the output. The functioning and realization of all parts of synthesizer are described. Particular significance was given to the description of the illustration of FLL functioning using realized model and to the application of FLL. The synthesizer for wide period range is presented.
PL
W artykule opisano cyfrowe FLL (ang. Frequency Locked Loop) wykorzystywane w syntezatorach okresu, wykorzystujące w sprzężeniu zwrotnym binarny mnożnik częstotliwości (ang. Binary Rate Multiplier).Syntezator kompensuje wszelkie nieprawidłowości wytwarzane przez BRM na wyjściu i generuje jednolitą częstotliwość impulsowania na wyjściu. Stworzono model opisujący funkcjonowanie FLL. Opisano realizację poszczególnych jego części .
3
Dostęp do pełnego tekstu na zewnętrznej witrynie WWW
This article describes the application of the Frequency Locked Loop (FLL) in the Consumption Peak Load Control (PLC). The digital content of FLL represents the main information for optimal control. Particular significance was given to the description of the extended FLL, which is suitable for this application. Detailed solutions of FLL input module and FLL adjustments are given. The performances of the realized PLC System are demonstrated by the graphics, which are recorded on the applied PLC System.
PL
W tym artykule opisano zastosowanie Frequency Locked Loop (FLL) do sterowania obciążeniem szczytowym Peak Load Control (PLC). Szczególne znaczenie nadano opisowi rozszerzonego FLL, który jest odpowiedni dla tej aplikacji. Podano szczegółowe rozwiązania w module FLL wejściowych i korekt FLL . PLC.
JavaScript jest wyłączony w Twojej przeglądarce internetowej. Włącz go, a następnie odśwież stronę, aby móc w pełni z niej korzystać.