Preferencje help
Widoczny [Schowaj] Abstrakt
Liczba wyników

Znaleziono wyników: 3

Liczba wyników na stronie
first rewind previous Strona / 1 next fast forward last
Wyniki wyszukiwania
help Sortuj według:

help Ogranicz wyniki do:
first rewind previous Strona / 1 next fast forward last
1
Content available remote Distributed collaborative design - a case study for mixed-signal IP core
EN
The paper presents application of a distributed collaborative approach to design of a mixed-signal electronic component. The approach is explained on an industrial case of the USB High Speed OTG Transceiver (PHY-physical layer) IP core design. Collaborative design style used by the distributed design team during two selected design phases, namely interface design specification, as well as distributed design and verification have been presented. This includes a distributed design workflow represented as a knowledge model and the workflow for remote tools invocation. Finally, pros and cons of the collaborative approach have been enumerated.
PL
Artykuł prezentuje zastosowanie metod inżynierii rozproszonej do projektowania warstwy fizycznej szybkiego analogowo-cyfrowego układu USB. Nowe metody współpracy inżynierów w rozproszonych zespołach projektowych pokazano na przykładzie dwóch wybranych zadań projektowych, a mianowicie: specyfikacji interfejsu analogowo-cyfrowego oraz rozproszonej syntezy i weryfikacji. Zaprezentowano model wiedzy procesu projektowania oraz model procesu zdalnego uruchamiania narzędzi. Wskazano na zalety i ograniczenia metod inżynierii rozproszonej.
EN
The paper presents briefly an architecture of USB OTG controller IP core in the context of experiences gained during the earlier design work on USB device controllers. Universal Serial Bus is an industry standard conceived in the late 90's of 20th century to replace serial links used as a standard interface between personal computers and peripherals (USB OTG is an extension of USB standard). The presentation of the USB OTG controller IP core is followed with a discussion of numerous aspects of reusability that go beyond creating a synthesizable description of the controller at register transfer level.
PL
Artykuł zwięźle przedstawia architekturę kontrolera USB OTG w kontekście wcześniejszych doświadczeń projektowych nad kontrolerami urządzeń USB. Uniwersalna Magistrala Szeregowa jest standardem przemysłowym zdefiniowanym w latach dziewięćdziesiątych ubiegłego wieku w celu zastąpienia łączy szeregowych stanowiących standardowy interfejs pomiędzy komputerami personalnymi i urządzeniami peryferyjnymi. (USB OTG jest rozszerzeniem standardu USB). Prezentacja kontrolera uzupełniona jest dyskusją aspektów wspomagających wykorzystanie elektronicznych komponentów wirtualnych.
EN
The paper presents the Controller Area Network (CAN) controller, which has been implemented as an virtual component (IP core) in VHDL simulation environment. CAN is a serial bus system designed for networking "intelligent" devices as well as sensors and actuators within a system. CAN was originally developed for passenger car applications. Nowadays, the majority of European carmakers are using CAN networks at least for the engine management.
PL
Referat przedstawia szkic sprzętowego kontrolera magistrali transmisji szeregowej CAN, zaimplementowanego w języku opisu sprzętu VHDL. Komponent przeznaczony jest do zastosowań w systemach SoC i pSoC. CAN jest szeregową magistralą danych zaprojektowaną z myślą o zastosowaniach motoryzacyjnych, pozwala tworzyć zintegrowane i niezawodne systemy zarządzania pracą silnika, hamulców i innych systemów pojazdu. W referacie oprócz opisu kontrolera znajduje się krótka charakterystyka magistrali CAN.
first rewind previous Strona / 1 next fast forward last
JavaScript jest wyłączony w Twojej przeglądarce internetowej. Włącz go, a następnie odśwież stronę, aby móc w pełni z niej korzystać.