Preferencje help
Widoczny [Schowaj] Abstrakt
Liczba wyników

Znaleziono wyników: 8

Liczba wyników na stronie
first rewind previous Strona / 1 next fast forward last
Wyniki wyszukiwania
help Sortuj według:

help Ogranicz wyniki do:
first rewind previous Strona / 1 next fast forward last
EN
This paper presents an analysis for the selection of Q-Best spreading sequences of the synchronous Direct Sequence Code Division Multiple Access (DS-CDMA) UltraWideBand (UWB) system on the uplink using joint detection. It is shown that the time-domain cross correlation function between the spreading sequences is a prime interference measure for the synchronous DS-CDMA UWB users. Therefore auto and cross correlation funcitons of the spreading sequences, along with UWB IEEE 802.15 channel characteristics are amalgamated to obtain minimum Bit Error Rate (BER), using low complexity correlation joint detection scheme. Some well known classes of length Q sequences, such as m, Gold, Walsh and Random sequences are evaluated with respect to the aforementioned basic criteria. Explicitly, the performance of each sequence with length Q is shown in high Inter-Symbol Interference (ISI) and Multiple Access Interference (MAI) environment produced by dense multipath and multiuser.
PL
W artykule przedstawiono analizę metod rozpraszania widma z wykorzystaniem detekcji połączeń, dla metody dostępowej DS-CDMA w połączeniu z satelitą w systemie UltraWideBand. Wykazano, że wyznaczenie funkcji korelacji przejscia dziedziny czasu między sekwencjami rozpraszania powinno stanowić główny czynnik pomiarowy dla użytkowników systemu DS-CDMA UWB. W badaniach wykorzystano najlepiej znane klasy o długości sekwencji Q (Gold, Walsh, Random, m). Ich działanie sprawdzono w środowisku ISI oraz MAI stworzonym przez gęsty zbiór wielu scieżek i wielu użytkowników.
EN
In this treatise, we quantify the effects of the UltraWideBand (UWB) on Time Hopping (TH) Impulse Radio (IR) operating in UWB propagation channels environment in terms of bandwidth utilization through diversity order selection. We select L strongest MultiPath Components (MPC) from Nr resolvable MPCs using Maximal Ratio Combining (MRC) in order to achieve maximum performance gain in single and full load scenarios. Three classical detectors have being used for analysis purposes named Correlation (Corr), Zero Forcing Detector (ZFD) and Minimum Mean Square Error (MMSE). Our results suggest that the diversity order L of 20 achieves maximum gain of 18dB and 12dB in single and full load Nu of 63 users scenarios, having spreading factor Ns of 63 over no diversity configuration. Hence, MPCs with delays greater than the TH chip time Tc are resolved by synchronization with the initial path of the received signal gives maximum performance gain.
PL
W artykule przedstawiono wyniki analizy dotyczącej działania techniki Time Hopping Impulse Radio, zastosowanej w komunikacji Ultra WideBand, pod kątem stopnia wykorzystania dostępnej przepustowości. W analizie zastosowano trzy typy detektorów: Corr, ZFD, MMSE. Wyniki badan wskazują, że gdy komponenty wielościeżkowe o opóźnieniach większych niż okres Time Hopping są synchronizowane z początkiem odbieranego sygnału, osiągana jest maksymalna efektywność działania.
EN
A new technique is proposed to estimate the frequency and amplitude of baseline wander in ECG signals. The estimation has been performed in two stages. In the first stage, a QRS detector detects R peaks and signal samples between consecutive R peaks are passed through a weighted average adaptive filter. The cut-off frequency and order of the filter depends upon the time domain characteristics of the input samples and is automatically updated for each RR interval. In the second stage, Lomb’s periodogram is utilized to analyse the frequency response of the resultant unevenly sampled time series for estimating the baseline frequencies. These frequencies are then used to demodulate the signal for estimation of respective amplitudes. Results have been obtained using synthetic ECG signals with artificially introduced baseline wander containing single or multiple frequencies. The performance of the technique is evaluated by extracting baseline wander through three standard techniques and comparing the estimation errors.
PL
W artykule opisano propozycje estymatora częstotliwosci i amplitudy wahań osi podstawy dla sygnałów w badaniu EKG. Estymacja przebiega w dwóch etapach. Najpierw detektor QRS wykrywa impulsy R, a próbki sygnałów poddawane są filtracji w filtrze adaptacyjnym. W drugim kroku, korzystając z periodogramu Lomb’a, analizowana jest odpowiedź częstotliwosciowa będąca w postaci nierównomiernie pobieranych próbek. Tym sposobem uzyskuje się estymację częstotliwości odniesienia. Działanie algorytmu poddano weryfikacji na bazie symulowanych sygnałów EKG i porównano z trzema standardowymi technikami.
EN
The performance of the repetitive controller (RC) for classical inverters (e.g. two-level LCL filter based inverter) can decline if the system bandwidth is not sufficient enough due to much larger LCL filter component values. The novel interleaved inverters can provide higher bandwidth than the classical inverters because of low filter values. This paper reflects upon the analysis and hardware implementation of the RC for interleaved inverter using DSP. High quality (very low THD) output current is demonstrated through simulation and experimental results.
PL
W artykule przedstawiono analizę i implementację na DSP sterowania powtarzalnego dla badanego falownika typu interleaved. Przedstawione wyniki badań symulacyjnych, pokazują wysoką jakość (niskie THD) prądu wyjściowego przekształtnika.
EN
This paper presents a novel design and analysis of an odd-harmonic repetitive control (ORC) for a two-level three-phase grid connected voltage source inverter. An LCL filter between the inverter and the grid is used to attenuate high frequency PWM switching harmonics. The controller lowers the memory requirement, compared to a conventional repetitive controller. The control scheme contains a traditional conventional tracking controller with a dual loop feedback system, and a zero-phase noncasual filter with add-on ORC. Our analysis and simulation results suggest that the proposed control scheme is able to provide high quality output current (THD=1.8 %) even in worst case scenario.
PL
W artykule przedstawiono nową strategię sterowania ORC (ang. Odd-harmonic Repetitive Control) dla trójfazowego, dwupoziomowego sieciowego przekształtnika napięcia. Dodatkowo wykorzystano filtr wyjściowy LCL. Algorytm redukuje ilość wymaganej pamięci. Jego struktura opiera się na sterowniku nadążnym z podwójną pętlą sprzężenia zwrotnego, filtrze o zerowym przesunięciu fazy oraz ORC. Analiza i symulacje wykazały, że proponowane sterowanie może zapewnić wysokiej jakości prąd (THD=1,8%).
EN
Channel Equalization plays an important role in reducing distortion and Inter-Symbol Interference (ISI) to improve the quality of transmission in Ultra-Wide Band (UWB) channel. Many equalization techniques have been proposed in the past but the proposed techniques in this paper describes Infinite Impulse Response (IIR) equalizer architecture which halves the memory requirement of conventional IIR equalizers. This is achieved by exploiting the aperiodically repeated clusters of negative-exponentially decaying segments of Channel Impulse Response (CIR) and hence by providing a single delay- line between the input and output of the equalizer. Further this architecture is realized by implementing on Application Specific Integrated Circuit (ASIC) using Mentor Graphics IC Design tools. Mathematical modeling gives suitable parameters of the IIR Filter, followed by Register Transfer Level (RTL) Design using Very High Descriptive Language (VHDL), ASIC synthesis to TSMC 0.35um process technology, physical modeling using advanced layout techniques. The IIR equalization filter is designed using 8758 Metal Oxide Semi-conductor (MOS) transistors with core cell area of 0.406mm2.
PL
W artykule zaproponowano architekturę ekwalizera NOI, która zmniejsza wymagania pamięci przy transmisji szerokopasmowej w układach ASIC. Zaprezentowano układ w technologii 35 nm z tranzystorami MOS przy powierzchni celki jądra 0.406 mm2.
7
Content available remote A Host Based Autonomous Scheme for Seamless Vertical Handover
EN
In this paper we suggest a host based, end-to-end selfreliant scheme for handover in heterogeneous network environment. It directly involves the correspondent node in the handover process. The proposed scheme imitates the Network Address Translation. It maps a logical address to another logical address. It modifies the address information in the header of the packet while it is in transition. In principle the process is identical to the NAT box operation, but the goal is different. While NAT is primarily used in conjunction with masquerading to hide the private IP address space, HaMAT works in conjunction with MIH and serves to hide the IP address change of the mobile node encountered due to the vertical handover. HaMAT is a functional entity just like Media Independent Handover Function, and it resides inside the Mobile Node and Correspondent Node. By eliminating the need for rerouting, tunneling and route optimization as required in Mobile IP, HaMAT achieves high performance results in terms of handover delay, end to end packet latency, jitter and the overhead involved. The service disruption time for HaMAT is as low as 10 msec compared to reported handover delays of 260 msec and 1 sec for MIPv4 and MIPv6 respectively.
PL
W artykule zaproponowano bazujący na hoście schemat przełączania typu handover w niejednorodnym środowisku sieciowym. Schemat imituje Network Address Translation i mapuje logiczny adres orasz modyfikuje nagłówek w pakiecie.
EN
This paper presents a high-speed low-complexity Register Transfer Logic (RTL) design and impiementation of the Iossiess Lempel-Ziv-Welch (LZW) algorithm on Xilinx Virtex II device family for High Bandwidth Applications. Comparative analysis of the proposed design with the established commercial data compression and decompression accelerators show that the proposed design offers comparatively high throughput 1.42 Gbits/s, elevated throughput/slice value 151.8 Kbytes/s/slice and Iower operational power requirements 333 mW.
PL
W artykule zaprezentowano nieskomplikowany, wysokiej częstotliwości projekt obwodu RTL oraz bezstratny algorytm LZW z układem Xilinx Virtex II. Porównano zaproponowany układ z komercyjnymi układami kompresji i stwierdzono, że umożliwia on przepustowość 1.42 Gbit/s przy poborze mocy 333 mW.
first rewind previous Strona / 1 next fast forward last
JavaScript jest wyłączony w Twojej przeglądarce internetowej. Włącz go, a następnie odśwież stronę, aby móc w pełni z niej korzystać.