Podjęto próbę udzielenia odpowiedzi na zawarte w tytule pytanie oraz przedstawiono struktury PLD z uwzględnieniem rozwiązań konstrukcyjnych stosowanych dla potrzeb telekomunikacji cyfrowej. Opisano również tendencje rozwoju układów FPGA oraz scharakteryzowano rodziny struktur reprogramowalnych Stratix oraz EclipsePlus.
EN
In article undertaken will remain attempt of giving answers on contained in title question and represented become PLD structures with regard of constructional solutions practical for needs of digital telecommunication. One described also tendencies of development of FPGA devices and one characterized families of reprogrammable structures Stratix and EclipsePlus.
Cyfrowe przetwarzanie sygnałów zdobywa coraz większą popularność w różnych gałęziach nauki. Szybkość wykonywania obliczeń przez współczesne urządzenia mikroprocesorowe pozwala na implementowanie algorytmów działających w czasie rzeczywistym. Jednym z takich zagadnień jest filtracja sygnałów. Celem artykułu jest zaprezentowanie klasyfikacji i budowy filtrów cyfrowych oraz sposób ich wykonania na zmiennoprzecinkowym procesorze sygnałowym ADSP-21061 firmy Analog Devices. Została omówiona architektura tego procesora oraz jego najważniejsze parametry techniczne. Przedstawiono dwa typy filtrów cyfrowych: o skończonej i nieskończonej odpowiedzi impulsowej (oznaczane odpowiednio: FIR i NR), ich struktury bloczkowe oraz przykładowe procedury ich implementacji na wybranym procesorze DSP.
EN
Digital signal processing is the application of mathematical operations to digitally represented signals. High speed microprocessors makes possible implementation of algorithms runs in real-time process. One of many problems is a signal filtering. In my article l'd like to present the classification and structure of digital filters using floating signal processor produced by Analog Devices ADSP-21061. In this presentation architecture and main technical parameters of this processor DSP will be shown. The article presents the digital filters (which have finite and infinite impulse response - appointed as FIR and NR), their block structures and as an example procedures of implementation based on processor ADSP-21061.
JavaScript jest wyłączony w Twojej przeglądarce internetowej. Włącz go, a następnie odśwież stronę, aby móc w pełni z niej korzystać.