Ostatnia dekada potwierdziła możliwości wykorzystania logiki programowalnej zarówno w realizacji systemów prototypowych jak również w aplikacjach wymagających znacznych mocy obliczeniowych. Rozwój technologii oraz metod projektowania systemów opartych na FPGA zmierza w kierunku budowy systemów konfigurowalnych dynamicznie - w czasie działania aplikacji. W takich aplikacjach funkcjonalność i całkowita efektywność systemu uzależniona jest od efektywności algorytmów oraz czasu rekonfiguracji jak również przepustowości i zasięgu interfejsu rekonfigurującego zasoby FPGA. W prezentowanym artykule przedstawiona została metoda pozwalająca na znaczącą redukcję czasu rekonfiguracji przez zmniejszenie rozmiaru strumienia danych konfiguracyjnych. Zaproponowano również interfejs pozwalający na efektywne wykorzystanie układów typu FPSLIC w budowie rozproszonego rekonfigurowanego systemu sterowania.
EN
Over the last decade programmable logic proved its power in hardware computing acceleration and systems prototyping in many applications. The goal of evolution reconfigurable architectures is to realize applications or systems which need to be reconfigured frequently during system run-time. In this systems total performances can be degraded by the size of exchanged resources and reconfiguration time. This paper presents applications which generates specific differential bit stream for FPGA integrated in FPSLIC. The main advantage of proposed application is significantly smaller bit stream size for new functions. It is also proposed interface for dynamic FPGA reconfiguration which may be used for building distributed reconfigurable logic controller or reconfigurable elements for grid computing system.
JavaScript jest wyłączony w Twojej przeglądarce internetowej. Włącz go, a następnie odśwież stronę, aby móc w pełni z niej korzystać.