Preferencje help
Widoczny [Schowaj] Abstrakt
Liczba wyników

Znaleziono wyników: 11

Liczba wyników na stronie
first rewind previous Strona / 1 next fast forward last
Wyniki wyszukiwania
Wyszukiwano:
w słowach kluczowych:  układy logiczne
help Sortuj według:

help Ogranicz wyniki do:
first rewind previous Strona / 1 next fast forward last
PL
Przedstawiono historię rozwoju konstrukcji krajowej produkcji zabezpieczeń szyn zbiorczych i układów rezerwowania wyłączników typu TSL.
EN
The paper presents a story of development of domestic production of busbar protection and breaker failure protection type TSL.
EN
This paper presents novel approach to the Huffman’s asynchronous sequential circuit two valued Boolean switching system design. The algorithm is implemented as software using distributed, service oriented application model with means of the web service component design. It considers method implementation challenges, both towards Moore and Mealy structures with particular respect to the estimation of the Huffman’s minimization algorithm computational complexity. The paper provides implementation details, theoretical model estimation and experimental results that acknowledge the theoretical approach in practice. This paper also examine the multistep design process implementation and its problems inherent in web service based environment both for development and educational purposes.
PL
Synteza asynchronicznych układów cyfrowych w logice szytej, bazująca na dwuwartościowej algebrze Boole’a, doczekała się licznych modeli i metod implementacji. Najpopularniejsze z nich to metoda Huffmana [2] oraz metoda Tablicy Kolejności Łączeń [3]. Metody te, jakkolwiek powstały w połowie XX wieku, są stosowane również obecnie, zarówno w procesie projektowania przemysłowego jak i w edukacji [10][11][14]. Metoda Huffmana pozwala na syntezę układów o strukturach Moore’a (Fig.1) i Mealy’ego (Fig.2). Proces projektowania z wykorzystaniem metody Huffmana jest wieloetapową metodą o deterministycznym przebiegu. W niniejszym opracowaniu przedstawiono nowatorskie podejście do zagadnienia automatycznego projektowania cyfrowych układów asynchronicznych, bazujące na wytworzeniu oprogramowania o budowie komponentowej oraz z zastosowaniem zunifikowanej komunikacji w sieci WEB z wykorzystaniem protokołu SOAP. Na podstawie teoretycznego modelu opracowano rozwiązanie programowe, składające się z bezstanowego serwisu obliczeniowego oraz aplikacji sieciowej WWW, która służy, jako interfejs użytkownika dla usługi obliczeniowej. W zastosowaniach edukacyjnych przewidziano zwracanie szczegółowych informacji z wszystkich etapów syntezy układów metodą Huffmana, co umożliwia ich wizualizację oraz poruszanie się po nich w przód i w tył, w celu prezentacji zależności i sposobu działania, co stanowi również element zdalnego nauczania - aplikacja WWW jest bowiem widoczna w globalnej sieci Internet (adres znajduje się w Appendix A). Ponieważ metoda Huffmana udostępnia wyniki w postaci zredukowanej i zakodowanej siatki bloku pamięci i bloku kombinacyjnego wyjściowego, serwis obliczeniowy korzysta z uprzednio przygotowanej, zewnętrznej usługi, implementującej funkcjonalność minimalizacji funkcji Boolowskiej metodą Kazakowa. W ramach prowadzonych badań przeanalizowano teoretyczną, pesymistyczną złożoność obliczeniową poszczególnych etapów metody Huffmana, a także łączną, pełną złożoność obliczeniową metody, w szczególności względem liczby sygnałów wejściowych, liczby stanów wewnętrznych oraz liczby sygnałów wyjściowych, otrzymując pełny model złożoności obliczeniowej metody Huffmana. Przeprowadzono szereg eksperymentów, aby potwierdzić oszacowaną teoretycznie złożoność obliczeniową w sposób doświadczalny (Tab. 2-4). Przeprowadzone eksperymenty potwierdziły zgodność z teoretycznie wyznaczonym modelem złożoności obliczeniowej, zarówno dla układów Moore’a jak i Mealy’ego (Tab. 5, Fig. 5 i 6). Na potrzeby sformalizowania zapisu wykresu czasowego opracowano gramatykę zapisu przełączania sygnałów (Appendix B). Stanowi ona format wewnętrzny danych wejściowych dla usługi obliczeniowej implementującej metodę Huffmana.
PL
W pracy przedstawiono opracowanie zagadnienia identyfikacji stanu ruchu z wykorzystaniem kamer dla potrzeb sterowania. Ograniczono dziedzinę opracowania do sprzętowych rozwiązań cyfrowego przetwarzania strumienia wideo, opartych na układach logicznych. Sprzętowe rozwiązania charakteryzują się dużą niezawodnością działania, która jest niezwykle istotna dla systemów sterowania.Określono model zadania sterowania i na tej podstawie wyznaczono wymagania dla identyfikacji stanu obiektu sterowania. Przygotowany model umożliwia reprezentację sterowania na poziomie lokalnym, jak i sterowania obszarowego. Przedstawiono elementy określania wrażliwości sterowania na zmiany parametrów opisu. Wykonano przegląd własności systemów sterowania lokalnych i obszarowych, eksponując stosowane metody wykorzystania danych pomiarowych. Dla przykładu znanego algorytmu sterowania przeprowadzono analizę wrażliwości na błędy identyfikacji obiektu sterowania. Uzyskane wyniki można odnieść do innych algorytmów korzystających z analogicznego postępowania optymalizacyjnego. Podsumowano wymagania pomiarowe znanych sterowników sygnalizacji świetlnej. Przeprowadzono dyskusję własności technik pomiarowych. Szczególną uwagę poświęcono technikom wideodetekcji. Zaprezentowano zasady działania znanych rozwiązań układów wideodetekcji, wskazując na ich własności. Przedstawiono autorską koncepcję klasy algorytmów przetwarzania strumienia wideo opartych na wykorzystaniu cech punktowych do identyfikacji stanu ruchu. Określono ograniczenia implementacyjne wynikające ze sformułowanych założeń i wymagań algorytmów przetwarzania. Na podstawie analizy ograniczeń zaproponowana została oryginalna platforma sprzętowa rozwiązania wideodetektora i własna koncepcja opisu organizacji przetwarzania. Przedstawiono autorską metodę dekompozycji algorytmów przetwarzania oraz szczegółowo opisano etapy metody. Opracowano specjalizowane moduły przetwarzania i zaprezentowano model wideodetektora przygotowany z wykorzystaniem opracowanej metody.Korzystając z danych uzyskanych z drogowych stanowisk pomiarowych, gdzie zainstalowano wyprodukowane wideodetektory, przeprowadzono analizę własności pomiarowych opracowanych rozwiązań. Jako wzorcowe użyto dane: uzyskane z równolegle działających pętli indukcyjnych i odczytane z zarejestrowanych filmów. Przedstawiono propozycję wykorzystania transformatowej reprezentacji strumienia wideo do określania gęstości ruchu drogowego. Takie podejście do pomiarów nasuwa pomysł wykorzystania kamer sieciowych - intensywnie korzystających z kompresji transformatowej, do identyfikacji stanu ruchu dla sterowania. Przeprowadzono dyskusję własnosci kamer sieciowych dla zastosowań w sterowaniu. Zaproponowane rozwiązanie może być wykorzystane jako podstawa konstrukcji autonomicznych stanowisk pomiarowych dla budowanych systemów ITS.
EN
The paper presents a study ofthe problem of traffic state identification using video cameras for road traffic control. The scope of the study is limited to hardware solutions of digital image processing devices based on logic gate circuits. Such hardware solutions are robust and highly reliable, which is crucial for road traffic control systems. A model of the traffic control task is elaborated and on its basis, requirements for identification of the controlled object are derived. The elaborated model enables specification of local control conditions as well as control conditions in a network of roads. A review of the sensitivity of control functions to the change of traffic state description parameters is given. The review emphasizes features of methods for acquiring road traffic measurements. A discussion of the sensitivity of stateidentification to measurement errors is made for the case of a commonly used algorithm for local control. The conclusions of this discussion can be related also to other control algorithms which use similar optimisation principles. A summary of traffic measurement requirements of traffic controllers from leading manufacturers is presented. A discussion of traffic parameters measurement techniques is presented with special stress put on video based detection. Principles of operation of prominent solutions of video detectors are analysed. The results ofthe discussion contribute to the author's concept of a class of processing algorithms using feature points for traffic state identification. The concept of the class is further specified by defining implementation restrictions which meet the demands of efficient and reliable hardware processing solutions. On the basis of this concept, a hardware platform and a method of description of processing tasks are devised. The method is based on decomposition of algorithms into modules suitable for working in a processing pipeline. Specialised modules are elaborated and a model of a video detector is prepared and validated. The video detector is produced and installed on a number of traffic junctions. Traffic data were collected at several sites and analysed for measurement errors. Reference data were obtained from inductive loop detectors and video registering devices. The paper ends with a proposition of applying video stream transform description (3D wavelet) for evaluating the density of road traffic. This approach to the measurement of traffic parameters suggests the use of network cameras - that intensively use transform based compression for identification of the traffic states. The proposed solution may be incorporated in autonomous measurement sites which are part of ITS (Intelligent Transport Systems).
PL
W artykule zostanie przedstawiona metoda umożliwiająca syntezę skończonego automatu stanów typu Moore’a z wbudowanym blokiem pamięci (ang. Embedded Memory Blocks, EMB) w strukturach programowalnych typu FPGA (ang. Field Programmable Gate Array, FPGA). Zaproponowana metoda bazuje na kodowaniu pewnej wybranej części zbioru warunków logicznych przez dodatkowe zmienne. W artykule zostanie zaprezentowany przykład projektowania układu.
EN
The model of the Moore finite state machine (FSM) is very often used for representing a control unit [1]. Nowadays, two classes of programmable logic devices: complex programmable logic devices (CPLD) and field-programmable gate arrays (FPGA) are used for implementing logic circuits of FSMs [2, 3]. This paper deals with FPGA-based Moore FSMs. It is very important to use EMBs in the logic design. It leads to decreasing in both the number of interconnections and chip area occupied by an FSM logic circuit. In turn, it results in decrease in the propagation time as well as the consumed power of a circuit [9]. A lot of methods for implementing an FSM logic circuit with RAMs are known [10 – 19]. For rather complex FSMs, the method of replacement of logical conditions [20] is used. In this case, optimization efforts target hardware reduction for the multiplexer executing the replacement. In this paper we propose a method based on existence of pseudoequivalent states of the Moore FSM for solving this problem [21]. The method is based on replacement of some part of the set of logical conditions by additional variables. It results in diminishing the number of LUTs in the multiplexer used for replacement of logical conditions. To represent a control algorithm, the language of graph-schemes of algorithms [20] is used. An example of application of the proposed design method is given.
PL
Artykuł jest prezentacją możliwości stanowiska Pneumatyka TP101 i TP102 firmy FESTO DIDACTIC do badania i testowania elementów i układów pneumatyki. Stanowiska zostały uruchomione w Laboratorium Mechatroniki, Wydziału Transportu i Elektrotechniki Politechniki Radomskiej i są wykorzystywane do zajęć laboratoryjnych. Podano przykłady realizacji ćwiczeń laboratoryjnych z wykorzystaniem elementów logicznych.
EN
The article presents possibilities of using Pneumatics TP101 and TP102 laboratory workstations for research and testing pneumatic control systems during laboratory classes carried out in the Mechatronics Laboratory of the Faculty of Transport and Electrical Engineering at the Technical University of Radom. Examples of laboratory experiments of systems performing logical functions are given.
PL
Przedstawiona metoda syntezy skończonych automatów stanów do struktur FPGA jest oparta o dekompozycję blokową i wielokrotne kodowanie. Stany automatu zostają podzielone na podzbiory i zakodowane oddzielnie w każdym z nich. Następnie stan jest dekodowany w układzie drugiego poziomu. Prowadzi to do realizacji układu logicznego automatu w strukturze dwupoziomowej. Rozwiązanie takie zapewnia zbalansowane wykorzystanie dostępnych zasobów sprzętowych w nowoczesnych układach FPGA.
EN
The method of implementation into FPGAs of Mealy FSMs is proposed. Synthesis is based on the architectural decomposition and the multiple encoding. A set of states is divided into subsets based on a current state or a currently executed microinstruction. The state is decoded in the second-level circuit. It leads to implementation of an FSM in double-level structure where LUTs and memory blocks are utilized. It leads to balanced usage of hardware resources of an FPGA device.
PL
W większości opracowań tematyka związana z syntezą układów logicznych jest przedstawiana przede wszystkim w formie zagadnień związanych z projektowaniem i optymalizacją budowy układów cyfrowych. Stosunkowo mały nacisk kładzie się na fakt wykorzystania tych zagadnień w projektowaniu oprogramowania dla układów sterownikowych. Podczas tworzenia programu, który później zostanie załadowany do sterownika, należy zwrócić uwagę, aby tworzony algorytm sterowania był najbardziej optymalny. W tym kontekście ważne jest, aby funkcja realizująca zadanie sterowania na podstawie zadanych warunków była zapisana w postaci minimalnej. W artykule przybliżymy i wskażemy praktyczne wykorzystanie zagadnień związanych z syntezą układów logicznych oraz wykorzystanie jej do programowania sterowników.
PL
Omówiono aspekty stosowania zabezpieczeń od pracy silnikowej generatorów współpracujących z różnymi urządzeniami napędowymi oraz rolę przekaźników mocowych jako elementów układu sekwencyjnego wyłączania generatora.
EN
Discussed are aspects of use of relay protection against the motor operation of generators co-operating with various drives and a role of power protection relays as elements of a system of the generator sequence switch - off.
PL
Przyrządy półprzewodnikowe oparte na zjawiskach fizycznych występujących w strukturach o wymiarach nanometrów, znane jako przyrządy kwantowe znajdują coraz więcej praktycznych zastosowań zarówno w układach analogowych wielkiej częstotliwości, jak i układach cyfrowych o bardzo krótkich czasach przełączania. Artykuł niniejszy poświęcony jest omówieniu aktualnych tendencji rozwoju układów logicznych, stanowiących podstawą techniki cyfrowej, wykonywanych przy wykorzystaniu najnowszych osiągnięć nanoelektroniki. Szerzej zostały przedstawione układy z przyrządami typu SET (Single Electron Device) oraz typu RTD (Resonant Tunneling Devices).
EN
In order to continue the miniaturization of circuit elements down to the nanometer scale researches are investigating several alternatives to the CMOS IC for ultra dense and ultra high-speed circuits. These new nanometer-scale electronic devices perform both switches and amplifiers just like today's transistors. However, unlike today's MOSFETs, which operate based on the movement of masses of electrons in bulk semiconductor, the new devices take advantage of quantum mechanical phenomena that emerge on the nanometer scale, including the discreteness of electrons. There are several promising ideas to implement nanoelectronic devices. The most current ones are: resonant tunneling devices and single-electron-transistors. The fundamental physical principle of single-electron devices is the Coulomb-blockade resulting from the quantization of the elementary charge in insulated node of a double-junction structure. Resonant tunneling devices are based on electron transport via discrete energy levels in quantum-well structures. An introduction to this new field of electronic one can find in [6] and [7]. In this paper some more information are given concerning the quantum devices application in the logic circuits and systems. It is expected that in nanoelectronic systems the building blocks with an increased functionality with the extension of conventional Boolean gates, linear threshold networks, and multiple-valued logic will be used.
PL
Zalety, jakie oferują systemy zasilane napięciem 3.3 V lub niższym w sto- sunku do tych. które wykorzystują tradycyjne 5 V; trudno przeoczyć:. Zmniejszony pobór mocy, wyższe częstotliwości oraz możliwości większego upakowania przyrządów spowodowały. że uklady zasilane napięciami 3,3V oraz niższymi są powszechnie stosowane w każdej niemal sferze zastosowań. Czasami zachodzi jednak koniecznosć wy- miany danych pomiędzy takimi układami i systemami o różnych napięciach zasilania np. 5V i 3.3V; a coraz częściej 3.3V i 2.5V; a nawet 1.8V; przy czym konieczne jest uwzględnienie szeregu czynników. Zostaną one przedstawione na przykładzie połączenia ukladów 5V i 3.xV.
first rewind previous Strona / 1 next fast forward last
JavaScript jest wyłączony w Twojej przeglądarce internetowej. Włącz go, a następnie odśwież stronę, aby móc w pełni z niej korzystać.