Preferencje help
Widoczny [Schowaj] Abstrakt
Liczba wyników

Znaleziono wyników: 3

Liczba wyników na stronie
first rewind previous Strona / 1 next fast forward last
Wyniki wyszukiwania
Wyszukiwano:
w słowach kluczowych:  układ reprogramowalny
help Sortuj według:

help Ogranicz wyniki do:
first rewind previous Strona / 1 next fast forward last
PL
Przedstawiona metoda syntezy skończonych automatów stanów do struktur FPGA jest oparta o dekompozycję blokową i wielokrotne kodowanie. Stany automatu zostają podzielone na podzbiory i zakodowane oddzielnie w każdym z nich. Następnie stan jest dekodowany w układzie drugiego poziomu. Prowadzi to do realizacji układu logicznego automatu w strukturze dwupoziomowej. Rozwiązanie takie zapewnia zbalansowane wykorzystanie dostępnych zasobów sprzętowych w nowoczesnych układach FPGA.
EN
The method of implementation into FPGAs of Mealy FSMs is proposed. Synthesis is based on the architectural decomposition and the multiple encoding. A set of states is divided into subsets based on a current state or a currently executed microinstruction. The state is decoded in the second-level circuit. It leads to implementation of an FSM in double-level structure where LUTs and memory blocks are utilized. It leads to balanced usage of hardware resources of an FPGA device.
PL
Kodowanie VLC (Yariable Length Coding) jest odmianą kodowania entropijnego. W różnych odmianach występuje ono w wielu standardach kompresji, zarówno obrazów ruchomych, jak i nieruchomych, m.in. JPEG, MPEG-2, DV (IEC 61834-2). W niniejszej publikacji opisany zostanie szczegółowo algorytm kodowania VLC stosowany w kompresji DV. Zaproponowana zostanie koncepcja implementacji dekodera VLC w układzie reprogramowalnym, realizująca wszystkie trzy etapy, z uwzględnieniem możliwości wykorzystania w sprzętowym dekoderze DV, jako element dekodowania potokowej architektury przetwarzania.
EN
VLC coding (Variable Length Coding) is one of entropy type of coding. With different modifications it is used in many of video compression standards, both moving, and still images, e.g. JPEG, MPEG-2, DV (IEC 61834). In this paper VLC coding algorithm used in DV will be described in details. Concept design of VLC decoder implementation, exercising all three stages in reprogrammable chip, will be presented, with consideration of reusing it in hardware DV decoder, as processing element in the pipeline architecture.
PL
W artykule opisano precyzyjny konwerter czas - liczba o rozdzielczości 40 ps i zakresie pomiarowym 0,8 ms. Konwerter został zrealizowany w układzie reprogramowalnym serii ProASICPLUS firmy Actel. Do konwersji czasowo - liczbowej zastosowano metodę Verniera. Ponadto w artykule przedstawiono wyniki badań działania scalonych oscylatorów startowalnych, ze szczególnym uwzględnieniem początkowych okresów po uruchomieniu oscylatorów.
EN
This paper describes precise time-to-digital converter with 40 ps resolution and 0.8 ms measurement range. The converter is implemented on a single reprogrammable device from Actel's family ProASICPLUS. The Vernier method is used for time-to-digital conversion. Additionally, tests results of integrated ring oscillators are described.
first rewind previous Strona / 1 next fast forward last
JavaScript jest wyłączony w Twojej przeglądarce internetowej. Włącz go, a następnie odśwież stronę, aby móc w pełni z niej korzystać.