Preferencje help
Widoczny [Schowaj] Abstrakt
Liczba wyników
Powiadomienia systemowe
  • Sesja wygasła!

Znaleziono wyników: 2

Liczba wyników na stronie
first rewind previous Strona / 1 next fast forward last
Wyniki wyszukiwania
Wyszukiwano:
w słowach kluczowych:  transformacja Clarka
help Sortuj według:

help Ogranicz wyniki do:
first rewind previous Strona / 1 next fast forward last
EN
This paper introduces a comparative study for fault detection and classification on parallel transmission line using cascade forward and feed forward back propagation. Both calculations were based on discrete wavelet transform (DWT) and Clarke’s transformation. Daubechies4 mother wavelet (Db4) was applied to decompose coefficients of wavelet transforms coefficients (WTC) and wavelet energy coefficients (WEC) of high frequency signals. The coefficients were inputs for training of neural network back-propagation (BPNN). The results showed that the feed forward back propagation algorithm of Artificial Neural Network (ANN) models responded better than Cascade forward back propagation algorithm models, particularly in fault detection and classification on parallel transmission. The results showed that the proposed method for fault analysis was able to classify all the faults on the parallel transmission line rapidly and correctly.
PL
W pracy przedstawiono badanie porównawcze wykrywania i klasyfikacji uszkodzeń równoległej linii przesyłowej z wykorzystaniem propagacji kaskadowej do przodu i do tyłu. Oba obliczenia oparto na dyskretnej transformacie falkowej (DWT) i transformacji Clarke'a. Falkę macierzystą Daubechies4 (Db4) zastosowano do dekompozycji współczynników przekształceń falkowych (WTC) i współczynników energii falkowej (WEC) sygnałów wysokiej częstotliwości. Współczynniki stanowiły dane wejściowe do szkolenia propagacji wstecznej sieci neuronowej (BPNN). Wyniki pokazały, że algorytm propagacji wstecznego sprzężenia zwrotnego modeli sztucznej sieci neuronowej (ANN) zareagował lepiej niż modele algorytmu kaskadowego propagacji wstecznej, szczególnie w wykrywaniu błędów i klasyfikacji w transmisji równoległej. Wyniki pokazały, że zaproponowana metoda analizy uszkodzeń była w stanie szybko i poprawnie sklasyfikować wszystkie uszkodzenia na równoległej linii przesyłowej.
2
PL
Wykorzystanie układu FPGA jako platformy sprzętowej pozwala na równoległe przetwarzanie zadań oraz implementację wielu systemów na jednym układzie fizycznym. Te zalety układów reprogramowalnych skłoniły autorów do przedstawienia koncepcji systemu, który pozwala na implementację wielu sterowników dla napędów bezpośrednich małych i średnich mocy na jednym układzie fizycznym. Implementacja transformacji Clarka i Parka jest konieczna, aby proponowany system dawał możliwość zaprojektowania sterowników pracujących w trybie prądowym. Elementami zaprojektowanego modułu sprzętowej transformacji prądów fazowych do współrzędnych (d,q) są: komponent wykorzystujący algorytm CORDIC do wyznaczania wartości funkcji trygonometrycznych kąta wejściowego, zaimplementowany algorytm mnożenia sekwencyjnego oraz maszyna stanu, której zadaniem jest wyznaczenie transformaty przy pomocy wcześniej opisanych komponentów oraz podstawowych operacji arytmetycznych i logicznych. W celu weryfikacji zaimplementowanego modułu sprzętowego przygotowano system bazujący na softprocesorze Nios II umożliwiający: przygotowanie pseudolosowych danych wejściowych, weryfikację poprawności otrzymywanych wyników oraz pomiar czasu wykonywania transformacji przez testowany moduł. W podsumowaniu omówiono otrzymane błędy numeryczne oraz przedstawiono zalety i wady opracowanego modułu.
EN
The FPGA chip utilization as a hardware platform enables the parallel processing of tasks and multiple systems on a single chip implementation. These advantages of the reprogrammable chips led authors to present the concept of the system, which allows the implementation of multiple controllers for the small and medium power direct drives on a single physical system. The Clarke and Park transformations implementation is essential to gives the possibility to design the working in current mode controllers for the proposed system. The designed module elements for hardware transformation of phase currents to the (d,q) coordinates are: component utilizing CORDIC algorithm for the calculation of trigonometric functions values of the input angle, the implemented sequential multiplication algorithm as well as the state machine which aims to determine the transform using the previously described components and basic arithmetic and logic operations. In order to verify the implemented hardware module, the system based on soft-processor Nios II was prepared which enables: preparation of pseudo-random input data, verification of the correctness of the obtained results, and the transformation execution time measurement of the tested module. In the conclusion, the obtained numerical errors were discussed as well as advantages and disadvantages of the developed module was presented.
first rewind previous Strona / 1 next fast forward last
JavaScript jest wyłączony w Twojej przeglądarce internetowej. Włącz go, a następnie odśwież stronę, aby móc w pełni z niej korzystać.