Zaprezentowano metodę poprawy precyzji akumulacji liczb zmiennoprzecinkowych z wykorzystaniem dwóch akumulatorów. Zaletą przedstawionej metody jest możliwość znaczącego zwiększenia precyzji działań przy zachowaniu klasycznej reprezentacji liczb w formacie zmiennoprzecinkowym według standardu IEEE-754. Umożliwia to implementację metody dwóch akumulatorów w standardowych procesorach sygnałowych, bez modyfikacji sprzętowych. Przedstawiono realizację algorytmów w procesorze sygnałowym ADSP-21061 oraz projekt dedykowanego procesora VLIW.
EN
In this paper a novel approach for realization of the floating-point arithmetics using a two-accumulator concept is proposed. Main advantage of the presented method is possibility of significant extension of the accuracy of computations using the classical IEEE-754 floating-point standard. This makes it possible to implement the presented two-accumulator concept on standard DSPs, without any changes of hardware. Realization of the proposed approach in ADSP-21061 digital signal processor is given and design of the dedicated VLIW processor is discussed.
JavaScript jest wyłączony w Twojej przeglądarce internetowej. Włącz go, a następnie odśwież stronę, aby móc w pełni z niej korzystać.