W artykule przedstawiono pracę nad prototypowym układem multipleksera, przeznaczonym do zastosowania w systemie rejestracji danych eksperymentu LHCb. W projekcie wykorzystano element FPGA firmy Xilinx, z rodziny Virtex. Zawiera on pamięć wewnętrzną o rozmiarach wystarczających dla efektywnego buforowania danych.
EN
In the article a design of Data Concentrator for the readout of Outer Tracker detector at LHCb is presented. The project is based on a single FPGA chip. Eight serial links are multiplexed into single parallel one, total bandwidth is about 60MB/s. lncoming data words are buffered, groupped into sub-events and sent out with special header, trailer and error block. Overflow, parity and data inconsistency errors are detected. Buffers are sufficient to make the dead time negligible.
JavaScript jest wyłączony w Twojej przeglądarce internetowej. Włącz go, a następnie odśwież stronę, aby móc w pełni z niej korzystać.