Preferencje help
Widoczny [Schowaj] Abstrakt
Liczba wyników

Znaleziono wyników: 5

Liczba wyników na stronie
first rewind previous Strona / 1 next fast forward last
Wyniki wyszukiwania
Wyszukiwano:
w słowach kluczowych:  programowanie behawioralne
help Sortuj według:

help Ogranicz wyniki do:
first rewind previous Strona / 1 next fast forward last
1
Content available remote Parametryzowany interfejs komunikacyjny dla układów FPGA
PL
W pracy opisano warstwę sprzętową parametryzowanego, uniwersalnego interfejsu komunikacyjnego do zastosowań w układach FPGA. Omówiono metodykę automatycznego tworzenia przestrzeni adresowej i danych zgodnie z deklaracjami użytkownika. Opisano metody standaryzacji komunikacji I/O oraz przedstawiono przykłady implementacji.
EN
Contemporary technology of FPGA provides: hundreds of thousands of logical blocks, up to 10MB of SRAM memory, above 200 fast blocks of DSP, up to 20 nondependent modules for multi-gigabit electrical and optical transmission, all in a single circuit, FPGA circuits are more and more applied in market electronics as well as in large, multichannel, specialized electronic system. They are equipped in complex communication interfaces. The interfaces are responsible for remote control, system configuration detailed diagnostics and online monitoring. The paper describes hardware layer of a parametrized universal communication interface for applications in FPGA circuits. There are debated the methods to automatically create the address and data areas, according to the user's declarations. The methods to standardize the I/O communications are described. Implementation examples are given.
PL
Opisano zasadę działania akceleratorów oraz metody badawcze oparte na ich wykorzystaniu. Zamieszczono przykłady współczesnych dużych kompleksów akceratorowych oraz urządzeń samodzielnych. Przedstawiono metodę kontroli LLRF do stabilizacji przyspieszającego pola elektrycznego we wnęce rezonansowej na przykładzie akceleratora liniowego X-FEL w DESY (Hamburg). Omówiono rolę i zasadę działania elektronicznego systemu sterowania opartego na układach FPGA z serii Virtex-ll z wbudowanymi szybkimi elementami DSP. Zamieszczono przykładowe wyniki badań z elektronicznym symulatorem wnęki oraz na stanowisku testowym CHECHIA w DESY we współpracy z rzeczywistą wnęką rezonansową stosowaną w akceleratorze X-FEL.
EN
The paper contains description of some accelerators and research methods used with accelerators. The representative examples of the biggest accelerators were debated. The work presents in more detail the LLRF control system to stabilize the accelerating electromagnetic field in a superconducting cavity of the linear accelerator for X-Ray Free Electron Laser, which is under research in DESY, Hamburg. The working principle of the LLRF control system was outlined. The applied system uses FPGA chips eauipped with fast hardware based on internal DSP functional blocks. Practical solutions were presented which use Virtex-ll chips by Xilinx. Exemplary results are presented with superconducting cavity controller and simulator. The tests were done on the CHECHIA laboratory set-up for a single niobium cavity in DESY. Such cavities are used for the construction of the X-FEL linac.
PL
Artykuł opisuje zintegrowany system kontrolera i symulatora nadprzewodzącej, wąskopasmowej, niobowej wnęki rezonansowej przeznaczonej do budowy akceleratora TESLA. Prezentowany system jest obecnie wykorzystywany w testach aplikacyjnych lasera VUV FEL a w dalszej kolejności do Europejskiego Lasera Rentgenowskiego. Kontroler bazuje na układzie programowalnym Virtex II usytuowanym na płycie testowej Xtreme Development Board Nallatech. Konfiguracji układu FPGA dokonano w języku VHDL. Efektywna praca z systemem wymaga możliwości szybkiego ustawienia parametrów sterujących oraz odczytania stanu urządzenia. Przedstawiono metody odczytu danych oraz funkcje i panele sterowania.
EN
The paper describes integrated system of hardware controller and simulator of the resonant superconducting, narrowband niobium cavity, originally considered for the TTF and TESLA in DESY, Hamburg (now predicted for the VUV and X-Ray FEL). The controller bases on a programmable circuit Xilinx Virtexll V3000 embedded on a PCB XtremeDSP Development Kit by Nallatech. The FPGA circuit configuration was done in the VHDL language. Efficiently work with system needs the possibility to set parameters and read the status of device in easy and fast way. This paper describes the methods of readout the data, control functions and control panels.
PL
Opisano koncepcję funkcjonalnej uniwersalnej płyty bazowej do systemu kontrolnego LLRF projektu TESLA. Na płycie bazowej są osadzane specjalizowane moduły wykonawcze oparte na układach FPGA. Przedstawiono praktyczne opracowanie płyty bazowej wyposażonej w reprogramowalny układ kontrolny FPGA Cyclone oraz moduły komunikacji (VME oraz Embedded-PC z Ethemetem). Płyta dodatkowo zapewnia zasilanie dla układów FPGA oraz szybką wewnętrzną komunikację pomiędzy poszczególnymi modułami.
EN
The paper includes a description of predicted functionalities to be implemented in a universal motherboard (MB) for the next generation of LLRF control system for TESLA. The motherboard bases on a number of quasi--autonomous embedded executive modules. The modules are implemented in a few FPGA chips featured by the MB. The paper presents a practical design of the MB. The initial (basic) solution of the MB has the Cyclone as the chip where the board management is embedded. The board features communication modules - VME and micro, single chip PC with Ethernet. The board provides power supply for the FPGA chips. The board has fast internal communication between particular modules.
PL
Opisano zintegrowany system kontrolera i symulatora nadprzewodzącej, wąskopasmowej, niobowej wnęki rezonansowej przeznaczonej do budowy akceleratora TESLA. Prezentowany system jest obecnie wykorzystywany w testach aplikacyjnych lasera VUV FEL a w dalszej kolejności do Europejskiego Lasera Rentgenowskiego. Kontroler bazuje na układzie programowalnym Virtex II usytuowanym na płycie testowej Xtreme Development Board Nallatech. Konfiguracji układu FPGA dokonano w języku VHDL. Urządzenie może pracować w różnych konfiguracjach sprzętowych i programowych. Artykuł opisuje możliwe konfiguracje oraz czynności, które muszą zostać wykonane w celu uzyskania wymaganej konfiguracji.
EN
The paper describes integrated system of hardware controller and simulator of the resonant superconducting, narrowband niobium cavity, originally considered for the TTF and TESLA in DESY, Hamburg (now predicted for the VUV and X-Ray FEL). The controller bases on a programmable circuit Xilinx Virtexll V3000 embedded on a PCB XtremeDSP Development Kit by Nallatech. The FPGA circuit configuration was done in the VHDL language. The device can work in different hardware and software configurations. The paper describes in details the possible configurations and actions which are need to perform in order to achieve desirable configuration.
first rewind previous Strona / 1 next fast forward last
JavaScript jest wyłączony w Twojej przeglądarce internetowej. Włącz go, a następnie odśwież stronę, aby móc w pełni z niej korzystać.