Preferencje help
Widoczny [Schowaj] Abstrakt
Liczba wyników

Znaleziono wyników: 3

Liczba wyników na stronie
first rewind previous Strona / 1 next fast forward last
Wyniki wyszukiwania
Wyszukiwano:
w słowach kluczowych:  programmable logic array
help Sortuj według:

help Ogranicz wyniki do:
first rewind previous Strona / 1 next fast forward last
PL
W artykule omówione zostały zagadnienia związane z projektowaniem sterownika mikroprocesorowego dedykowanego do obsługi modułowego dwukierunkowego przekształtnika prądu stałego z izolacją galwaniczną w postaci podwójnych mostków aktywnych (DAB). W zależności od potrzeb, układ ten może pracować w konfiguracji równoległej lub szeregowo-równoległej zapewniając jednocześnie większą niezawodność, dzięki możliwości pracy z redundancją n+1. Realizacja pełnej funkcjonalności tego przekształtnika wymaga dużej liczby sygnałów cyfrowych i odpowiedniej mocy obliczeniowej, dlatego do jego obsługi opracowano sterownik w układzie programowalnym (FPGA). W rezultacie uzyskano bardzo ciekawe możliwości kontrolera, nieosiągalne w klasycznych układach mikroprocesorowych.
EN
In this paper a design process of digital controller dedicated to bidirectional modular DC//DC converter with galvanic isolation with dual active bridge (DAB) was presented. Depending of the application, proposed system may work as parallel (IPOP) or series-parallel (ISOP) configuration and provide higher reliability – thanks to redundancy n+1. Realization of all features of this converter needs the large number of control signals and a huge performance, therefore digital controller was implemented in programmable logic array (FPGA). Finally, a very good performance of the controller was obtained, which was unable to reach by other microcontrollers.
EN
In this paper are proposed new many-valued gates K-PLA, T(2/K) and T(K/2) for a logical synthesis of digital integrated circuits. The semi-custom integrated circuit K-PLA has the architecture of a Programmable Logic Array of a type AND-OR and includes new K-valued valves MAX, MIN and GATE(A,j). A gate T(2/K) ( T(K/2)) is intended for transformation binary (K-valued ) entrance words into K-valued (binary) output words. The method of the logical synthesis with the use K-PLA, T(2/K) and T(K/2) allows to reduce nearly three times the chip-area, which is essential for placing of the circuit’s realization of the system of partial Boolean functions .
first rewind previous Strona / 1 next fast forward last
JavaScript jest wyłączony w Twojej przeglądarce internetowej. Włącz go, a następnie odśwież stronę, aby móc w pełni z niej korzystać.