Preferencje help
Widoczny [Schowaj] Abstrakt
Liczba wyników

Znaleziono wyników: 2

Liczba wyników na stronie
first rewind previous Strona / 1 next fast forward last
Wyniki wyszukiwania
Wyszukiwano:
w słowach kluczowych:  pomiary w systemie elektroenergetycznym
help Sortuj według:

help Ogranicz wyniki do:
first rewind previous Strona / 1 next fast forward last
PL
Prowadzenie przedmiotu w ramach, którego wykonywane są ćwiczenia laboratoryjne wymaga opracowania tematyki tak by zajęcia były prowadzone w sposób pozwalający na przekazanie zakładanej wiedzy oraz wzbudzały zainteresowanie szerszą tematyką przedmiotu. Autor uważa, że istotne jest prowadzenie nacisku na samodzielnośći kreatywność studentów podczas zajęć. Prezentowany artykuł jest próbąpodzielenia się doświadczeniem z takiego podejścia do prowadzenia zajęć.
EN
After the change of lecturers author was offered changes in the implementation of the subject of teaching. First, job descriptions have been shortened, engage students to independently propose measurement methods and develop measurement results. The text of the instructions are on purpose shortened and requires an independent work great during laboratory exercises. Therefore, the duration of the one lesson i s 4 h ours, i ncludes t he d evelopment o f r esults a nd reporting. The following laboratory with this kind of instruction and rules has been operating since 3 year. Because there are the eight separate dates of lessons are always available and that is why lessons can be always held. Attendance is over 98% and students are also more likely to participate in additional meetings eg. open lectures "Smart Grid". Usually the average grade is 4.5 - more than good. The article is information about the lesson which students willingly choose.
PL
Praca dotyczy problemu implementacji algorytmu obliczania fazora w jednym układzie scalonym FPGA-SPARTAN, w którym jednocześnie zaimplementowany jest protokół komunikacyjny czasu rzeczywistego dostosowany do PSS (Power Stabilization System). Przedstawione rozwiązanie pozwala na implementację takich obliczeń z możliwie najmniejszą objętością zajmowanych zasobów FPGA i przy jak najmniejszych błędach obliczeniowych. Algorytm obliczeń oparty został o dyskretne przekształcenie Fouriera.
EN
This work presents a novel approach to implementation of the phasor estimation algorithm using a single FPGA module, with simultaneous communication protocol compatible with Power Stabilization System on it. The presented implementation allows for calculations using as little resources as possible. This paper is organized as follows. In Section 1 the definitions and convention of graphical representation of phasor and synchrophasor (Fig. 1) given by [1] are quoted. Moreover, the definition of discrete Fourier transform is recalled [4], for explanation of its usage in the presented algorithm. In Section 2 the programming environment LabVIEW FPGA and the used instrumentation (sbRIO-9602 platform with FPGA module Xilinx Spartan, ADC converter NI9215E) are described. Furthermore, the proposed algorithm of phasor estimation is presented. Figure 2 shows the simplified block diagram of the designed algorithm. Afterwards, the methodology and results from the conducted tests are listed. Table 1 presents the resources utilization statistics of FPGA, and Table 2 shows the compilation of the test results of computational errors of module and phase estimation. Phasor estimation algorithm is based on DFT computation, and more specifically only one DFT bin is used when sampling frequency and observation length are known. Algorithm uses this fact to minimize demand for FPGA resources. Conducted tests showed that the main problem with obtaining high accuracy of algorithm is limited precision of fixed-point calculations.
first rewind previous Strona / 1 next fast forward last
JavaScript jest wyłączony w Twojej przeglądarce internetowej. Włącz go, a następnie odśwież stronę, aby móc w pełni z niej korzystać.