Preferencje help
Widoczny [Schowaj] Abstrakt
Liczba wyników

Znaleziono wyników: 2

Liczba wyników na stronie
first rewind previous Strona / 1 next fast forward last
Wyniki wyszukiwania
Wyszukiwano:
w słowach kluczowych:  pierścienie ochronne
help Sortuj według:

help Ogranicz wyniki do:
first rewind previous Strona / 1 next fast forward last
PL
Temat artykułu stanowią zagadnienia modelowania sprzężenia podłożowego w układach scalonych CMOS. Zakłócenia sprzężenia podłożowego mają istotne znaczenie w mieszanych: cyfrowo-analogowych układach scalonych, ponieważ prąd wstrzykiwany do wspólnego podłoża układu z dużej liczby przełączanych jednocześnie elementów cyfrowych może zakłócić działanie podzespołu analogowego. Zaprezentowana została metoda modelowania podłoża oparta na funkcji Greena, która pozwala projektantom wygenerować model podłoża na podstawie danych geometrycznych projektu topografii oraz danych technologicznych procesu. Na podstawie symulacji komputerowej dwóch mieszanych układów scalonych (oscylator pierścieniowy i "analogowy" tranzystor, macierz inwerterów i źródło prądowe) pokazano zakłócający wpływ części cyfrowej projektu na część analogową. Szczególną uwagę zwrócono na efektywność pierścieni zabezpieczających wykonanych w projektach topografii w celu minimalizacji zakłóceń.
EN
The main subject of this paper are issues of a modeling of a substrate coupling in CMOS Integrated Circuits. The substrate coupling noise is important in mixed analog-digital ICs, because the current injected to the chips substrate from a large number of simultaneously switched digital elements can cause a malfunction of sensitive analog elements of the system. The Green function method that provides designers with a parasitic model of the substrate is presented. This method performs IC substrate discretization basing on the geometric layout of the circuit and technology parameters specific for the given process. Two basic mixed-signal examples are presented to show an injurious influence of the substrate coupling on an analog part of a design. These examples are a ring osxillator with a single transistor and a matrix of 100 simultaneously switched inwerters with a current source. In addition, attention is drawn to guarding ring and their effectiveness is discussed.
PL
Artykuł skupia się na badaniach zakłóceń sprzężenia podłożowego w mieszanym układzie scalonym zaprojektowanym w technologii BiCMOS. Zaprezentowano szkodliwe oddziaływanie (poprzez podłoże) macierzy trzydziestu jednocześnie przełączanych inwerterów na pracę mieszaczy radiowych. Dla prezentowanego układu omówiono skuteczność redukcji zakłóceń podłożowych za pomocą wykonanych w projekcie topografii dyfuzyjnych pierścieni ochronnych. Układ został zaprojektowany w środowisku projektowym systemu Cadence w technologii BYE firmy AMS. Symulacje wykonano za pomocą symulatora układów elektronicznych Spectre RF a do ekstrakcji pasożytniczego modelu podłoża zastosowano specjalistyczne oprogramowanie SCA (Substrate Coupling Analysis).
EN
This paper concentrates on investigations of the substrate coupling noise in mixed-signal BiCMOS integrated circuit. The parasitic influence of the matrix of thirty simultaneously switched inverters on the radio-frequency mixers is shown. Moreover, the effectiveness of guarding rings included in the circuit topology is discussed. The presented topology design was made using Cadence design environment in the BYE technology. Simulation were performed in Spectre RF and the Substrate Coupling Analysis tool (SCA, v. 4.4.6) has been used to extract the values of IC substrate.
first rewind previous Strona / 1 next fast forward last
JavaScript jest wyłączony w Twojej przeglądarce internetowej. Włącz go, a następnie odśwież stronę, aby móc w pełni z niej korzystać.