Preferencje help
Widoczny [Schowaj] Abstrakt
Liczba wyników

Znaleziono wyników: 12

Liczba wyników na stronie
first rewind previous Strona / 1 next fast forward last
Wyniki wyszukiwania
Wyszukiwano:
w słowach kluczowych:  phase-locked loop
help Sortuj według:

help Ogranicz wyniki do:
first rewind previous Strona / 1 next fast forward last
1
EN
This paper presents an inexpensive, high-performance STM32-based software phase-locked loop (PLL) system suitable for seriesresonant inverters (SRIs) with various control methods. The paper shows how to achieve high resolution in setting the voltage-current time-shift with the proposed PLL using the microcontroller of the STM32G4x4 line, shows the features of the operation and implementation of this PLL. The proposed software PLL is implemented in the same microcontroller that controls the SRI output current, which makes it possible to simplify the structure of the SRI control system.
PL
W niniejszym artykule przedstawiono niedrogi, wysokowydajny system oparty na oprogramowaniu STM32 z pętlą synchronizacji fazowej (PLL), odpowiedni dla falowników rezonansowych (SRI) z różnymi metodami sterowania. Artykuł pokazuje jak osiągnąć wysoką rozdzielczość w ustawianiu przesunięcia czasowo-prądowego z proponowanym PLL z wykorzystaniem mikrokontrolera linii STM32G4x4, pokazuje cechy działania i realizacji tego PLL. Proponowane oprogramowanie PLL jest zaimplementowane w tym samym mikrokontrolerze, który steruje prądem wyjściowym SRI, co pozwala na uproszczenie struktury układu sterowania SRI.
EN
A phase-locked loop (PLL) is a closed-loop feedback control device that synchronizes its output signal with an input signal in both frequency and time. This paper presents a robust method for tracking against adverse conditions of the fundamental sequence component of utility voltage. The proposed phase-locked loop (PLL) is a hybrid configuration of the phase- locked loop type-3 (SRF type-3) synchronous reference frame coupled with a feed-forward frequency estimator using a selective harmonic filtering technique. A SRF type -2 based PLL has a secondary closed path. Under the ramp frequency transition, it has a steady-state step and a frequency error. In the proposed PLL, the constant gain loop filter is used to eliminate the phase and frequency error. Feed-forward operation with selective harmonic pre-filtering enables fast-tracking with a low tracking error of the reference signal. From the results it is evident that the proposed PLL achieves a high bandwidth and quick dynamic response without endangering the stability and filtering capability. The proposed system has been tested through MATLAB Simulink platform under abnormal conditions.
EN
This article compares two sensorless control algorithms for a permanent magnet synchronous machine (PMSM) based on the back-EMF sliding mode observer (SMO). Indirect SMO (I-SMO) treats the back-EMF voltages as a disturbance. Direct SMO (D-SMO) considers back-EMF voltages as state-space variables. The same phase-locked loop (PLL) is used for both observers for extraction of the rotor position and speed values from the observed back-EMF voltages. In a sensorless control, the observed speed is used as feedback for the PI controller, and the observed position is used in the Park transformations. Both observers have been implemented and tested with standard field-oriented control. Simulation results indicate rather comparable speed and position estimation precision for both, but the D-SMO indicates slightly higher precision in steady-state. Even more, a tuning procedure of the D-SMO is more straightforward when compared to the I-SMO. Thus, the D-SMO was further verified experimentally with the OP 5600 rapid prototyping device and with a 350 W PMSM drive. Experimental results of the D-SMO are included at the end of the paper.
4
Content available remote Analysis of the synchrophasor estimation problem
EN
This paper discusses the analytical analysis of synchrophasor estimation employed in electrical systems. Short-time Fourier transform with a phase-locked loop and Taylor-Fourier series are analysed for signals relating to different states which may occur in real power systems. As a consequence of transients in power system signal waveforms changes may occur. This leads to inconvenient errors in any estimation algorithm. This paper presents the character of these errors and their consequences individually for any signal deviation.
PL
W artykule przedstawiona została analiza problemu wyznaczania fazorów w systemie elektroenergetycznym. Algorytymy bazujące na szybkiej transformacie Fouriera z pętlą˛ synchronizacji fazy oraz z rozwinięciem w szereg Taylora-Fouriera zostały przetesotwane na sygnałach odpowiadających rzeczywistym przebiegom w systemie elektroenergetycznym. Zmiany sygnałów napięciowych i prądowych skutkują błędami estymacji parametrów. W artykule przedstawiono charakter błedów estymacji fazorów oraz ich wpływ dla różnych typów analizowanych sygnałów.
EN
Proper synchronization of Distributed Generator with grid and its performance in grid-connected mode relies on fast and precise estimation of phase and amplitude of the fundamental component of grid voltage. However, the accuracy with which the frequency is estimated is dependent on the type of grid voltage abnormalities and structure of the phase-locked loop or frequency locked loop control schemes. Among various control schemes, second-order generalized integrator based frequency- locked loop (SOGI-FLL) is reported to have the most promising performance. It tracks the frequency of grid voltage accurately even when grid voltage is characterized by sag, swell, harmonics, imbalance, frequency variations etc. However, estimated frequency contains low frequency oscillations in case when sensed grid-voltage has a dc offset. This paper presents a modified dual second-order generalized integrator frequency-locked loop (MDSOGI-FLL) for three-phase systems to cope with the non-ideal three-phase grid voltages having all type of abnormalities including the dc offset. The complexity in control scheme is almost the same as the standard dual SOGI-FLL, but the performance is enhanced. Simulation results show that the proposed MDSOGI-FLL is effective under all abnormal grid voltage conditions. The results are validated experimentally to justify the superior performance of MDSOGI-FLL under adverse conditions.
PL
Artykuł przedstawia opis obecnie stosowanych metod tworzenia sygnałów wzorcowych. Realizacja wielu skomplikowanych funkcji w złożonym systemie elektronicznym wymaga wytworzenia wysokiej jakości źródeł sygnałów wzorcowych, które po odpowiedniej obróbce dystrybuowane są w kompletnym systemie. Autorzy niniejszego artykułu, na podstawie praktycznie zrealizowanych układów, dokonali analizy porównawczej współczesnych układów analogowej syntezy mikrofalowych sygnałów odniesienia. Skonfrontowano najważniejsze parametry generatorów opartych na powielaczach, pętli sprzężenia fazowego oraz komercyjnym układzie scalonego syntezera.
EN
The paper presents modern design methods for microwave reference signal sources. Implementation of many specialized features in complex electronic system requires high quality reference signal sources to generate and distribute reference and synchronization signals throughout the system. Authors analyzed and compared modern methods of microwave signal analog synthesis based on the existing devices. Most important parameters of direct analog multipliers, specialized phase-locked loop and commercial MMIC synthesizer were compared.
7
Content available remote Jednofazowy system fotowoltaiczny dołączany do linii elektroenergetycznej
PL
W artykule przedstawiono aspekty praktycznej realizacji jednofazowego, izolowanego systemu fotowoltaicznego dołączonego do sieci elektroenergetycznej. Artykuł zawiera opis zagadnień technicznych, oraz wyniki praktycznej realizacji pętli synchronizacji fazowej (PLL), przyłączania układu do linii elektroenergetycznej oraz algorytmu poszukiwania mocy maksymalnej (MPPT).
EN
The paper presents aspects of practical implementation of a single-phase, insulated, grid-connected photovoltaic system. Article focuses on the description of technical issues, of the practical implementation of Phase Locked Loop, the connection of the converter to the utility and the implementation Maximum Power Point Tracking algorithm.
EN
This paper presents a Phase-Locked Loop (PLL) scheme with Orthogonal Signal Generator (OSG). The proposed technique enables to eliminate the influence of distortions from the observed signal on proper determination of its parameters as a phase, magnitude or frequency. A simulation model of the system is developed and results of investigation are provided. Some recommendations on the scheme settings for elimination of harmonic and inter-harmonic components are also included. It was verified that the proposed PLL with OSG system can be considered as an useful and effective tool in implementations that require a great accuracy of the phase angle and frequency estimation. The system could be applied in three-phase power systems control units such as FACTS converters or doubly-fed induction generators control scheme. Simulation results demonstrate the effectiveness and robustness of the proposed solution.
PL
W artykule przedstawiono układ pętli synchronizacji fazowej (PSF) z generatorem sygnałów ortogonalnych (GSO). Proponowana technika umożliwia wyeliminowanie wpływu zakłóceń zanalizowanego sygnału na określenie jego parametrów takich jak faza, amplituda czy częstotliwość. Przedstawiono model symulacyjny proponowanego układu i zaprezentowano wyniki doświadczeń. Zawarto także niektóre z zalecanych konfiguracji schematu w celu eliminacji składowych harmonicznych i interharmonicznych sygnału. Dowiedziono, że proponowany system PSF z GSO może być rozpatrywany jako użyteczne i efektywne narzędzie w implementacjach wymagających dużej dokładności estymacji fazy i częstotliwości. Proponowany system może być stosowany w układach sterowania trójfazowych systemów takich jak FACTS lub w układach sterowania generatorów indukcyjnych dwustronnie zasilanych (DFIG). Wyniki symulacji wskazują na skuteczność i poprawność działania zaproponowanego rozwiązania.
EN
The paper presents continuation of work [14]. In the paper a stability analysis of nonlinear analog phase-locked loop with the fourth order Butterworth lowpass filter has been made. The stability analysis of the loop has been done using the first Lyapunov method. Presented results were illustrated by example.
EN
Demand of modern measurement systems in submicron CMOS process introduced new challenges in design of low power high frequency clock generation systems. Technical possibilities for clock generation using classical oscillator based on a quartz filter is limited to tens of megahertz. Thus, 1 GHz clock generation is not possible without a frequency multiplier system. It is difficult to achieve, because in submicron process, where the integration of analog and digital blocks poses serious challenges. The proposed solution is a low power charge pump phase-locked loop (CPPLL) with the center frequency of 1 GHz. It combines various modern circuit techniques, whose main aim is to lower power consumption, which is below 800µW for the whole PLL, while maintaining good noise properties, where the jitter rms is 8.87 ps. The proposed phase-locked loop is designed in 0.18 µm CMOS process.
EN
In the paper stability analysis of nonlinear analog third order phaselocked loop with the second order of Cauer lowpass filter has been presented. The analysis concerned the global stability of the loop and the research of stability has been done using the second Lyapunov method.
PL
W artykule przedstawiono analizę stabilności nieliniowej pętli synchronizacji fazy trzeciego rzędu z filtrem dolnoprzepustowym Cauera. Analiza ta dotyczyła stabilności globalnej pętli, a badania przeprowadzono z wykorzystaniem drugiej metody Lapunowa.
PL
W artykule przedstawiono koncepcję oraz realizację praktyczną systemu generatora sygnałów wzorcowych zainstalowanego w akceleratorze FLASH w ośrodku naukowo-badawczym DESY w Hamburgu. System zawiera wiele układów do generacji częstotliwości w zakresie od 1 MHz do 1,51 GHz oraz rozbudowane urządzenia diagnostyczne. Opisano najważniejsze wyzwania związane z konstruowaniem takiego systemu oraz przedstawiono wyniki pomiarów niestałości fazy generowanych sygnałów.
EN
The concept, installation and performance of the FLASH accelerator master oscillator system is described in this paper. The described system consists of phase stable frequency generation and distribution circuits and a complex diagnostic system. The most important challenges met during the design process of the master oscillator system are described. Measurement results confirm the high performance of signals generated by designed system.
first rewind previous Strona / 1 next fast forward last
JavaScript jest wyłączony w Twojej przeglądarce internetowej. Włącz go, a następnie odśwież stronę, aby móc w pełni z niej korzystać.