The propagation of re-entrant carry reduces the speed of modulo 2n+1 addition. Two efficient solutions known to date rely on parallel generation of carries in prefix structures. The TPP is a modified parallel-prefix adder. The ELMMA adder utilizes the idea of parallel updating of sum bits due to carry propagation. The architecture of modulo 2n+1 adder of the less logic depth than the TPP and ELMMA designs and thus potentially faster is proposed.
JavaScript jest wyłączony w Twojej przeglądarce internetowej. Włącz go, a następnie odśwież stronę, aby móc w pełni z niej korzystać.