Preferencje help
Widoczny [Schowaj] Abstrakt
Liczba wyników

Znaleziono wyników: 7

Liczba wyników na stronie
first rewind previous Strona / 1 next fast forward last
Wyniki wyszukiwania
Wyszukiwano:
w słowach kluczowych:  kody LDPC
help Sortuj według:

help Ogranicz wyniki do:
first rewind previous Strona / 1 next fast forward last
PL
Scharakteryzowano podstawowe parametry warstwy fizycznej sieci dostępu radiowego przyszłych sieci 5G. Ostatnio została ona poddana standaryzacji przez międzynarodowe stowarzyszenie organizacji standaryzacyjnych 3GPP, a jej szczegóły sformułowano w wydaniu 15 jego standardów. Po krótkim omówieniu podstawowych scenariuszy zastosowania sieci 5G zarysowano nowe techniki, umożliwiające realizację jej wymagań. Następnie scharakteryzowano ogólnie podstawowe cechy warstwy fizycznej nowej sieci dostępu radiowego 5G. Przedstawiono wybrany rodzaj transmisji, modulacji i kodowania, a także strukturę ramki umożliwiającą elastyczną organizację transmisji. Zasygnalizowano również wyzwania technologiczne, które wymagają intensywnych badań nad ich rozwiązaniem.
EN
In the paper, basic physical layer parameters of the fifth generation wireless radio access system are characterized. These parameters have been standardized by 3GPP, the international association of standardization bodies and published in Release 15 of 3GPP standards. After short description of the main 5G network scenarios, new technologies enabling meeting 5G network requirements are presented. Then general characterization of the physical layer of the new radio access 5G network is described. In turn, applied waveform, modulations and channel coding are overviewed. The frame structure allowing for flexible transmission format is also shown. New technological challenges requiring effective solutions are also mentioned.
PL
W artykule przedstawiono porównanie jako ści dekodowania, jaka można uzyskać dla trzech typów kodów zastosowanych w systemach o wysokiej niezawodno sci (URC). W artykule przebadano działanie kodów PEG LDPC i kodów kaskadowych (CC-RS), których wyniki nastepnie porównano z wynikami dla turbo kodów. skane wyniki pokazały, że zastosowanie algorytmu PEG LDPC pozwoliło na osiagniecie lepszej jakości dekodowania w porównaniu do popularnych turbo kodów.
EN
The article presents a comparison of the decod ing performance of the turbo code with two competing coding schemes that could be also considered as transmis sion schemes for the URL transmission. Obtained results have proven that application of PEG-LDPC allows to achieve a better decoding performance compared to the commonly used turbo codes.
PL
Artykuł składa się z dwóch części. W pierwszej części dokonano przeglądu metod zapewniania poufności i integralności danych, stosowanych w sieciach bezprzewodowych opartych na standardach rodziny IEEE 802.11. Omówiono stabości protokołów WEP oraz WPA, a także przedstawiono protokół WPA2 oparty na standardzie IEEE 802.11 i. W drugiej części artykułu przedstawiono odkrycia teorii informacji zmierzające do wyeliminowania możliwości przechwycenia informacji przez intruza drogą radiową. Skupiono się przy tym na kodach LDPC (Low Density Parity-Check). Podjęto także dyskusję na temat ograniczeń stosowalności tych kodów dla transmisji z widzialnością optyczną anten (Line-of-Sight).
EN
The following article is composed of two parts. The first part comprises an overview of methods providing data confidentiality and integrity in wire- less LANs based on IEEE 802.11 family of standards. The weaknesses of WEP and WPA protocols were discussed. Protocol WPA2 based on IEEE802.1H was presented. The second part of the article presents the newest discoveries in information theory which seem to eliminate the possibility of capturing messages sent via radio waves. LDPC codes are focused on in detail. Additionally, limited applicability of these codes to Line-of-sight transmissionis discussed.
4
PL
Kody LDPC stanowią jedną z najnowocześniejszych metod kodowania dla celów korekcji błędów. Artykuł dotyczy sprzętowego dekodera podklasy kodów LDPC zorientowanych na implementację, który został opracowany w formie syntezowalnego opisu w języku VHDL. Jak pokazały wyniki syntezy, znaczną część powierzchni dekodera zajmuje moduł konfigurowalnej sieci połączeń. Sieć składa się z zestawu multiplekserów, które propagują dane z pamięci do jednostek obliczeniowych. Synteza behawioralnego opisu tego modułu daje niekorzystne wyniki. Dlatego też zaproponowano opis strukturalny z wykorzystaniem idei sieci Banyana oraz zestawu multiplekserów wyjściowych. Dzięki temu osiągnięto nawet kilkudziesięcioprocentową oszczędność powierzchni dekodera.
EN
Low-Density Parity-Check codes are one of the best modern error-correcting codes due to their excellent error-correcting performance and highly parallel decoding scheme. This paper deals with a hardware iterative decoder for a subclass of LDPC codes that are implementation oriented, known also as Architecture Aware LDPC. The parameterizable decoder has been designed in the form of synthesizable VHDL description. Implementation in Xilinx FPGA devices achieves the throughput equal to nearly 100Mb/s. A significant part of the decoder area is occupied by the configurable interconnection network. The network consists of a set of multiplexers that propagate the data from the memory to computation units. The behavioral description of the interconnection network gives quite poor synthesis results: the decoder area is large and exponentially dependent on the number of inputs / outputs. Instead of the straightforward behavioral description, the switching network can be described structurally making use of ideas known from the theory of telecommunication switches: Benes or Banyan networks. In the paper there is presented in detail the interconnection network implementation based on the Banyan switch with additional multiplexer stage to enable non-power-of-2 numbers of outputs. Comparison of the synthesis results for the network based on the behavioral and Banyan structural description shows significant decrease in the decoder area in the second case.
PL
Kody LDPC są jednymi z najlepszych znanych klas kodów nadmiarowych, służących do korekcji błędów w kanale telekomunikacyjnym. W niniejszej pracy zaprezentowano opisany w języku VHDL konfigurowalny dekoder podklasy kodów LDPC zorientowanych na efektywną sprzętową implementację. Możliwe jest dostosowanie dekodera dla dowolnego kodu LDPC ze zdefiniowanej podklasy, jak również konfiguracja pewnych parametrów dekodera decydujących o jego własnościach strukturalnych oraz własnościach korekcyjnych systemu. W artykule przedstawiono możliwości konfiguracji dekodera oraz wyniki implementacji: zasoby strukturalne oraz przepustowość dla kilku wybranych kodów.
EN
The group of Low-Density Parity-Check (LDPC) codes is one of the best known error correcting coding methods that are capable of achieving very low bit error rates at code rates approaching Shannon's channel capacity limit. The article concerns the configurable decoder for a subclass of LDPC codes that are implementation oriented. The decoder has a form of synthesizable VHDL description. It can be adjusted for decoding any code from defined subclass, called Architecture Aware LDPC (AA-LDPC). Configuration of some decoder parameters (message calculating algorithm, message wordlength) is possible as well. These parameters affect decoder structural properties and on the other hand - error correcting performance of the coding system. A number of modifications in the VHDL source code are required to adjust the decoder to the particular AA-LDPC code. These modifications can be made automatically by a software that has been created using Matlab tool. The user needs only to specify the parity check matrix that has architecture-aware structure as well as to specify other parameters of the decoder, such as: message wordlength, maximum number of iteration, the number of computing units (SISO) and the SISO message update (sub-optimal) algorithm. Based on these parameters, automatic generation of synthesizable VHDL description can be performed by the software tool that has been created. The decoder is implemented with the Xilinx VirtexII FPGA device. The simulation environment, making use of the hardware decoder is a base of the platform for fast simulation of the developed LDPC coding systems performance. In this paper we present mainly the decoder reconfiguration methods. Implementation results: structural resources and decoder throughput for a couple of different codes are presented as well.
PL
W artykule omówiono zagadnienie związane z wpływem przeplotu na rozkład błędów i efektywność kodów korekcyjnych podczas transmisji danych w kanale radiowym UKF. W tym celu wykorzystano kompleksową metodę poprawy jakości transmisji obejmującą bieżącą analizę kanału oraz adaptacyjny dobór wielkości tablicy przeplotu i parametrów kodu korekcyjnego. Do badań symulacyjnych wykorzystano kody LDPC (Low Density Parity Check), które należą do grupy najefektywniejszych kodów i zapewniają bardzo dobre wyniki korekcji błędów dla kanałów o błędach rozproszonych. Uzyskane rezultaty porównano z analogicznymi wynikami otrzymanymi dla rozwiązania firmowego zaimplementowanego w wykorzystywanych w radiostacjach z rodziny PR4G (typu RRC 9200 i RRC 9500), opartego na kodach RS i BCH.
EN
The problem of interleaver influence on error distributions and effectiveness of error correcting coding during data transmission via VHF channels was discussed in the article. A special method based on analysis of current channel state, adaptive estimation of interleaver parameters and coding redundancy was proposed. LDPC (Low Density Parity Check) codes were applied in research and computer simulation. These codes are considered as the most effective for memoryless channels in which dispersed errors occur. Final simulation results were used to compare with measurement results obtained for PR4G radio (type RRC 9200 and RRC 9500) based on RS and BCH codes.
PL
Omówiono kody LDPC, które umożliwiają transmisję z prędkością binarną zbliżoną do przepływności kanału. Opisano podstawowe problemy związane z tworzeniem rzadkiej macierzy parzystości kodu, generacją słów kodowych oraz oparty o teorię grafów algorytm sumy iloczynów (SPA). Przedstawiono także praktyczne uwagi dotyczące kodowania i dekodowania z użyciem kodów LDPC oraz liczne odnośniki do literatury.
EN
The article presents LDPC codes, codes that enables transmission near to the Shannon limit. Fundamental problems releted to low-density parity-check matrix creation, coding of LDPC codes, graph theory based Sum-Product Algorithm are described. Practical comments about encoding and decoding by means of LDPC codes and numerous references can be found.
first rewind previous Strona / 1 next fast forward last
JavaScript jest wyłączony w Twojej przeglądarce internetowej. Włącz go, a następnie odśwież stronę, aby móc w pełni z niej korzystać.