Preferencje help
Widoczny [Schowaj] Abstrakt
Liczba wyników

Znaleziono wyników: 2

Liczba wyników na stronie
first rewind previous Strona / 1 next fast forward last
Wyniki wyszukiwania
Wyszukiwano:
w słowach kluczowych:  inwolucja
help Sortuj według:

help Ogranicz wyniki do:
first rewind previous Strona / 1 next fast forward last
PL
W zachodniej części piaskowni Łubienica-Superunki, położonej na Wysoczyźnie Ciechanowskiej (północne Mazowsze), stwierdzono występowanie struktur peryglacjalnych, takich jak: inwolucje, bruk peryglacjalny oraz pseudomorfozy po dużych epigenetycznych klinach mrozowych z wypełnieniem lodowo-piaszczystym (ang. composite wegdes). Struktury te wykształcone są w większości bezpośrednio pod współczesną glebą i warstwą piasków pokrywowych o małej miąższości poza jednym z klinów, który występuje w obrębie osadów fluwioglacjalnych w transgresji młodszego stadiału zlodowacenia warty.
EN
In the western part of the Łubienica-Superunki sand pit, located on the Ciechanowska Upland (northern Mazovia), periglacial structures were observed such as: involutions, periglacial pavement and large epigenetic composite wegde psuedomorphs. The structures occur usually below contemporary topsoil and thin layer of cover sands, besides one frost wedge, which is developed in fluvioglacial sediments from transgression of younger Saalian ice sheet.
2
Content available CED for S-boxes of symmetric block ciphers
EN
Concurrent Error Detection (CED) techniques based on hardware or time redundancy are widely used to enhance system dependability and to detect fault injection attacks, where faults are injected into chip to break the cryptographic key. In this paper we proposed hardware redundancy CED technique to detection errors in S-boxes of the PP-1 block cipher. Simulation results for single and multiple as well transient and permanent faults are presented and compared against another parity based method and to one of time redundancy method.
PL
Techniki współbieżnego wykrywania błędów (CED) są szczególnie szeroko stosowane w celu wykrywania błędów w układach kryptograficznych. Związane jest to nie z większym prawdopodobieństwem wystąpienia uszkodzeń lecz z atakami na układy kryptograficzne, polegającymi na celowym wprowadzaniu błędów (side channel attacks). Już w 1997 roku [1, 3, 4] pokazano, ze wprowadzone błędy ułatwiają złamanie kryptosystemów zarówno symetrycznych jak i asymetrycznych. Współbieżne wykrywanie błędów związane jest z wprowadzeniem do układu redundancji sprzętowej lub czasowej ewentualnie jednej i drugiej. W prezentowanym artykule przedstawiono metodę współbieżnego wykrywania błędów w S-blokach symetrycznych szyfratorów blokowych. W metodzie tej wykorzystana została redundancja sprzętowa. S-bloki to istotne elementy szyfratorów, których zadaniem jest ukrycie zależności między tekstem jawnym a kryptogramem i utrudnienie kryptoanalizy liniowej i różnicowej. Do badań wykorzystany został S-blok zaprojektowany dla szyfratora PP-1. Badania symulacyjne pokazały skuteczność wprowadzonych zabezpieczeń. Badano prawdopodobieństwo wykrycia błędów pojedynczych i wielokrotnych a także błędów trwałych i przemijających. Uzyskane wyniki zostały porównane z wynikami uzyskanymi innymi metodami współbieżnego wykrywania błędów, przedstawionymi w [8] i [9].
first rewind previous Strona / 1 next fast forward last
JavaScript jest wyłączony w Twojej przeglądarce internetowej. Włącz go, a następnie odśwież stronę, aby móc w pełni z niej korzystać.