Preferencje help
Widoczny [Schowaj] Abstrakt
Liczba wyników

Znaleziono wyników: 2

Liczba wyników na stronie
first rewind previous Strona / 1 next fast forward last
Wyniki wyszukiwania
Wyszukiwano:
w słowach kluczowych:  filtr interpolacyjny
help Sortuj według:

help Ogranicz wyniki do:
first rewind previous Strona / 1 next fast forward last
EN
This paper presents the concept of fractional delay (FD) filter design using the offset window method. In the proposed approach a window extracted from impulse response of the optimal filter is used as prototype window which is later offset by the fractional delay of the designed filter. The FD filter designed using this approach is not optimal but when applied to sampling rate conversion (SRC) instead of optimal FD filters it offers better performance. The main improvements is the lack of large lobes in the stop- band of overall interpolation filter specific to the use of optimal FD filters in SRC. Additionally using the proposed approach the designer can adjust the position of transition band of the overall interpolation filter.
PL
W pracy przedstawiono koncepcję projektowania filtru ulamkowoopóźniającego (FD) z wykorzystaniem metody okien offsetowanych. W zaproponowanym podejściu jako okna prototypowego, offsetowanego o opóźnienie ułamkowe projektowanego filtru, użyto okna wyodrębnionego z odpowiedzi impulsowej filtru optymalnego. Zaprojektowane w ten sposób filtry FD nie są optymalne jednak zapewniają lepszą jakość algorytmu zmiany szybkości próbkowania (SRC) bazującego na nim. Główną zaletą jest eliminacja silnych listków bocznych w paśmie zaporowym zbiorczego filtru interpolacyjnego, które są typowe SRC z użyciem filtrów optymalnych. Dodatkowo użycie okien offsetowanych pozwala na swobodne określenie położenia pasma przejściowego zbiorczego filtru interpolacyjnego.
EN
This paper presents the sigma-delta audio digital-to-analog converter (DAC) implemented on a single field programmable gate array (FPGA) for non-commercial application. The simulation results and FPGA-based hardware implementation are shown.
PL
W pracy przedstawiono implementację fonicznego przetwornika cyfrowo-analogowego (c/a) sigma-delta w programowalnej strukturze logicznej FPGA do zastosowania niekomercyjnego. Podano wyniki symulacji oraz wyniki działania przetwornika zaimplementowanego we wspomnianej strukturze FPGA.
first rewind previous Strona / 1 next fast forward last
JavaScript jest wyłączony w Twojej przeglądarce internetowej. Włącz go, a następnie odśwież stronę, aby móc w pełni z niej korzystać.