Preferencje help
Widoczny [Schowaj] Abstrakt
Liczba wyników

Znaleziono wyników: 4

Liczba wyników na stronie
first rewind previous Strona / 1 next fast forward last
Wyniki wyszukiwania
Wyszukiwano:
w słowach kluczowych:  direct-conversion receiver
help Sortuj według:

help Ogranicz wyniki do:
first rewind previous Strona / 1 next fast forward last
EN
Due to aggressive goals for future communication systems, direct-conversion receivers are an attractive option in terms of compactness and power dissipation. But the price to pay is an additional impairment introduced by IQ mismatch and DC offset, which might be compensated by appropriately designed DSP algorithms. In this context, recovery of carrier and imbalance parameters has been investigated in many publications available from the open literature. For the current paper, however, we first derive the Cramer-Rao lower bound (CRLB) as the theoretical limit of the jitter variance for joint estimation of carrier frequency/phase, IQ gain/phase imbalance, and DC offset; to this end, the correlation of the noise components – in numerous contributions tacitly neglected – is explicitly taken into account. In the sequel, by means of several simplification steps, we present an approximate closed-form solution for the recovery of carrier and balance parameters, whose jitter performance is verified to be close to the CRLB, underlining this way the efficiency of the proposed method.
2
Content available remote Co-Design Strategy Approach of LNA, Oscillator, and Mixer
EN
A co-design strategy for the implementation of a low-voltage fully integrated CMOS receiver is presented. This co-design approach allows the design of a compact direct-conversion receiver by avoiding 50 α matching buffers and networks, and AC coupling capacitors between mixer inputs and LNA and oscillator outputs. Moreover, the proposed circuit does not require DC choke inductors for mixer biasing. Since a 1.2 V power supply is used, a current bleeding technique is applied in the LNA and in the mixer. To avoid inductors and obtain differential quadrature outputs, an RC two-integrator oscillator is employed, in which, a filtering technique is applied to reduce phase noise and distortion. The proposed receiver is designed and simulated in a 130 nm standard CMOS technology. The overall conversion voltage gain has a maximum of 35.8 dB and a noise figure below 6.2 dB.
PL
Na przestrzeni ostatnich lat obserwuje się dynamiczny rozwój przenośnych, zasilanych bateryjnie urządzeń komunikacji bezprzewodowej, a zwłaszcza telefonów komórkowych. Konieczność redukcji poboru mocy i napięcia zasilania oraz obniżania kosztów produkcji tych urządzeń zmusza do poszukiwania nowych rozwiązań układowych. Jednym z ważniejszych bloków w pełni scalonego odbiornika telefonii bezprzewodowej jest dolnoprzepustowy filtr kanałowy. Przedstawiono projekt scalonego analogowego filtru kanałowego CMOS typu RC, do wielosystemowego odbiornika z przemianą bezpośrednią.
EN
The recent fast developing of battery-operated portable wireless communication devices, especially mobile phones, involves constructing novell low-voltage and low-power analogue circuits. One of that circuit is continuous-time channel-select filter in the front-end of mobile receiver. This paper presents CMOS implementation of low-voltage analogue active-RC low-pass channel-select filter for multiStandard receives.
PL
Przedstawiono przegląd architektur podsystemów analogowych wielkiej częstotliwości współczesnych cyfrowych odbiorników radiowych. Dyskutowane są właściwości odbiorników z bezpośrednią przemianą częstotliwości (OBP) oraz odbiorników superheterodynowych (OSH) z pojedynczą i z podwójną przemianą częstotliwości. Prezentowane są szczegółowo architektury odbiorników superheterodynowych z dużą częstotliwością pośrednią, z małą częstotliwością pośrednią oraz z szerokim pasmem pośredniej częstotliwości. Przedmiotem rozważań są także: właściwości szumowe, efekty związane z wypromieniowywaniem sygnału oscylatora lokalnego, mechanizmy powodujące powstawanie zakłócającej składowej stałej w odbiornikach OBP, zniekształcenia nieliniowe, niezrównoważenie kanałów I/Q oraz problem integracji odbiornika na jednym chipie półprzewodnikowym. W zakończeniu artykułu przedstawiono podsumowanie wad i zalet odbiorników OBP i odbiorników OSH
EN
This paper provides an overview of the architectures that are used today in the RF digital radio front-ends. There are discussed and described the characteristics of the direct conversion receivers (DCR) and of the super-heterodyne receivers (SHR) with single- and dual-conversion. High IF, low IF and wideband IF heterodyne receivers are considered in detail. A thorough discussions on LO signal re-radiation, noise, DC offsets, nonlinearities, I/Q mismatches and single chip integration issues are presented. Trade-offs associated with DCR and with SHR summarize the paper.
first rewind previous Strona / 1 next fast forward last
JavaScript jest wyłączony w Twojej przeglądarce internetowej. Włącz go, a następnie odśwież stronę, aby móc w pełni z niej korzystać.