Preferencje help
Widoczny [Schowaj] Abstrakt
Liczba wyników
Powiadomienia systemowe
  • Sesja wygasła!

Znaleziono wyników: 6

Liczba wyników na stronie
first rewind previous Strona / 1 next fast forward last
Wyniki wyszukiwania
Wyszukiwano:
w słowach kluczowych:  digital to analog converter
help Sortuj według:

help Ogranicz wyniki do:
first rewind previous Strona / 1 next fast forward last
PL
W artykule przedstawiono model sterowanego cyfrowo oscylatora harmonicznego opartego na dwóch wzmacniaczach operacyjnych z integratorową funkcją przejścia. Dla proponowanego modelu wykonana została analiza liniowa, która pozwoliła na określenie warunków wzbudzenia oraz wartości pulsacji wytwarzanych przez układ oscylacji. Nowym ujęciem problemu badań nad oscylatorami jest zastosowanie w opisywanym układzie czterech przetworników cyfrowo-analogowych (DAC), co pozwoliło na zaprojektowanie obwodów oscylatorów, których parametry mogą być sterowane sygnałem cyfrowym.
EN
Model of digitally tuned sinusoidal oscillator based on two operational amplifiers with integrator transfer function has been presented. For the above model linear analysis was made. This analysis allowed to determine the conditions of oscillation and obtainable angular frequency range. The new approach to the problem of investigation on oscillators is applying to the circuits four digital to analog converters (DAC). This allowed to design circuits which have digitally set parameters.
PL
W artykule przedstawiony został model bezpojemnościowego oscylatora harmonicznego sterowanego cyfrowo, projektowanego wykorzystując bieguny funkcji przejścia wzmacniaczy operacyjnych. W pierwszej części zaprezentowane zostały trzy makromodele wzmacniaczy operacyjnych, które w badaniach symulacyjnych mogą zastępować wzmacniacze rzeczywiste, natomiast część druga artykułu przedstawia ogólną koncepcję projektowania oscylatorów sterowanych cyfrowo oraz wyniki badań symulacyjnych oscylatora, który zaprojektowano stosując integratorową postać funkcji przejścia zastosowanych makromodeli wzmacniaczy operacyjnych.
EN
The model of digitally tuned sinusoidal oscillator without external capacitors based on transfer function poles of operational amplifiers has been presented. In the first part, three operational amplifiers macro-models, which can be used in simulations as a real amplifiers have been shown. The second part of this paper describes the general concept of designing digitally tuned sinusoidal oscillators and shows the simulation results for oscillator based on integrator type of transfer function of operational amplifiers.
PL
W oparciu o zaproponowany model matematyczny przebiegu schodkowego przeprowadzono badania symulacyjne wpływu czasu ustalania przetwornika cyfrowo-analogowego na błąd amplitudy i fazy harmonicznej podstawowej sygnału sinusoidalnego generowanego metod bezpo redniej syntezy cyfrowej.
EN
Simulation test based on the proposed mathematical model of stepwise signal was carried out for determination of the influence of the settling time of digital to analog converter on the amplitude and phase error of fundamental harmonic of the sinusoidal signal generated using the method of direct digital synthesis.
PL
W pracy przestawiono koncepcję i podstawowe właściwości modulatora szerokości impulsu (PWM), w którym zastosowano dodatkową modulację amplitudy fragmentu przebiegu o szerokości równej jednemu okresowi przebiegu taktującego. Celem tej modyfikacji jest zwiększenie rozdzielczości nastawy wartości współczynnika wypełnienia modulatora, pełniącego rolę przetwornika cyfowo-analogowego w wielomiarowym źródle wzorcowego napięcia stałego.
EN
The paper presents the idea and basic properties of a pulse-width modulator (PWM) with additional amplitude modulation of the part of the signal. The width of the amplitude-modulated part is equal to one clock period. The reason of this additional modulation is to increase the resolution of setting the duty cycle of the PWM signal. The modulator is used as a digital to analog converter in an adjustable source of standard dc voltage.
5
EN
The effect of the resistances and switching times of transistors used in the switching circuit of a pulse-width-modulated digital-to-analog converter on its gain and offset is analyzed in the paper. The analysis shows that the influence of the finite switching times on the relative error of the output voltage is one order higher than the influence of the finite on/off resistances of the switching transistors. The method of compensation of the offset is proposed.
PL
W pracy przedstawiono analizę wpływu rezystancji i skończonych czasów przełączania tranzystorów układu przełączającego przetwornika c/a z modulacją szerokości impulsu (PWMDAC) na nachylenie i przesunięcie zera charakterystyki przetwarzania tego przetwornika. Analizę przeprowadzono pod kątem zastosowania PWMDAC we wzorcowym źródle napięcia stałego i przemiennego. Przeanalizowane zostały trzy modele przetwornika: 1. Model uwzględniający wpływ rezystancji tranzystorów dla tON=tOFF=0; 2. Model uwzględniający wpływ czasów załączania i wyłączania tranzystorów dla RON=0, ROFF=[nieskończoność]; 3. Model uwzględniający wpływ rezystancji oraz czasów załączania i wyłączania tranzystorów. W obliczeniach założono nieskończenie dużą impedancję wejściową idealnego układu uśredniającego oraz pominięto wpływ zmian temperatury i zmian napięcia sterującego na rezystancję tranzystorów kluczujących. Z analizy wynika, że wpływ skończonych czasów przełączania tranzystorów przełączających na błąd nastawy napięcia wyjściowego jest o rząd większy niż błąd wynikający z rezystancji kluczy. Zaproponowano metodę kompensacji błędu przesunięcia zera; sposób ten wymaga wypracowania odpowiednich sygnałów sterujących tranzystorami przełączającymi. Uproszczony model układu przełączającego, przyjęty w pracy, nie ujawnił wpływu skończonych wartości rezystancji oraz czasów przełączania na liniowość charakterystyki przetwornika.
EN
This article presents an application of HP 81200 platform for automatic testing of digital to analog converters. The HP 81200 platform and a HP-VEE application for static testing of 16-bits digital to analog converters are described. Data achieved by HP-VEE application is used to calculate INL and DNL errors and to estimate SFDR metric.
PL
W artykule opisano zastosowanie platformy HP-81200 do automatycznego testowania 16-bitowych przetworników cyfrowo-analogowych (CA). Platforma HP-81200, kontrolowana przez aplikację HP-VEE, pozwala na przeprowadzenie serii pomiarów służących do wyznaczenia charakterystyki testowanego przetwornika CA. Dane zgromadzone podczas testów służą do wyznaczenia błędów INL, DNT oraz oszacowania wartości SFDR.
first rewind previous Strona / 1 next fast forward last
JavaScript jest wyłączony w Twojej przeglądarce internetowej. Włącz go, a następnie odśwież stronę, aby móc w pełni z niej korzystać.