Preferencje help
Widoczny [Schowaj] Abstrakt
Liczba wyników

Znaleziono wyników: 3

Liczba wyników na stronie
first rewind previous Strona / 1 next fast forward last
Wyniki wyszukiwania
Wyszukiwano:
w słowach kluczowych:  digital signal synthesis
help Sortuj według:

help Ogranicz wyniki do:
first rewind previous Strona / 1 next fast forward last
EN
The paper presents an automated measuring system for investigation and calibration of digital sources of low-frequency (1 mHz - 1 kHz) sinusoidal AC voltage. In frequency range from 10 Hz to 1 kHz the system allows the calibration of these sources with four methods: thermal, integrating sampling, step and peak-to-peak with uncertainty attaining approximately 1 μV/V. In frequency range from 1 mHz to 10 Hz it is possible to calibrate sources with three methods: integrating sampling, step and peak-to-peak with uncertainty 1 μV/V or better.
PL
W pracy przedstawiono zautomatyzowany system pomiarowy, przeznaczony do badań i wzorcowania cyfrowych źródeł napięcia przemiennego o małej częstotliwości. W paśmie częstotliwości od 10 Hz do 1 kHz system umożliwia wzorcowanie tych źródeł czterema metodami z niepewnością rzędu 1 μV/V.
PL
W artykule przedstawiono analizę właściwości sygnału generowanego przez cyfrowe źródło sinusoidalnego wzorcowego napięcia przemiennego wyposażone w interpolator pierwszego rzędu. Interpolator pierwszego rzędu pozwala na uzyskanie sygnału aproksymowanego odcinkowo w miejsce sygnału aproksymowanego sygnałem schodkowym. Głównym celem analizy było uzyskanie odpowiedzi na pytanie, czy zastosowanie interpolatora pierwszego rzędu rzeczywiście umożliwia zmniejszenie zawartości harmonicznych w widmie wytwarzanego przez źródło sygnału. Zaproponowano również przykładowe rozwiązania układowe analogowych i cyfrowych interpolatorów pierwszego rzędu.
EN
: The paper presents analysis of the signal generated by a digital source of the standard sinusoidal voltage. In the source the digital-to-analog converter (DAC) used for reconstruction of the sinusoidal waveform is followed with a first-order interpolator. The interpolator approximates a staircase waveform at the DAC output with piecewise approximation of the signal. It is shown in the paper that use of the first-order interpolator improves the spectral purity of the generated sine wave significantly and is especially beneficial for low number of samples per period of the generated sinusoidal waveform. The disadvantage of the source with the first-order interpolator is the need to use two digital-to-analog converters. Nonlinearities of both DACs may generate harmonics located close to the fundamental and difficult to be filtered out. Despite this drawback, the authors speculate that use of modern electronic components in the interpolator will increase the stability and accuracy of the signal produced by the source. The paper presents a few ideas of the circuits of analog and digital first-order interpolators. The presented analysis does not include the effect of finite resolution of digital-to-analog converters, their nonlinearity, the impact of analog circuits, and other phenomena.
PL
W pracy przestawiono model matematyczny i wyniki numerycznych obliczeń wpływu jittera sygnału taktującego przetwornik cyfrowoanalogowy (C/A) oraz cyfrowy oscylator harmoniczny (ang. Numerically Controlled Oscillator, NCO) na względne odchylenie standardowe wartości skutecznej sygnału generowanego przez cyfrowe źródło wzorcowego napięcia przemiennego. Zaproponowany model symulacyjny umożliwia obliczenie maksymalnej wartości jittera sygnału taktującego (wyrażonego poprzez jego odchylenie standardowe), wymaganego dla osiągnięcia założonej niepewności wytwarzanego przez źrodło napięcia. Z przeprowadzonych obliczeń numerycznych wynika, że dla jittera o odchyleniu standardowym mniejszym od 100 ps względne odchylenie standardowe wartości skutecznej napięcia wytwarzanego przez cyfrowe źrodło napięcia przemiennego jest rzędu 0,1 �žV/V lub mniejsze.
EN
The paper contains the mathematical model and results of numerical simulations of the influence of the jitter of the clock signal driving the digital-to-analog converter (DAC) and Numerically Controlled Oscillator (NCO) on the relative standard deviation of effective value of the sinusoidal voltage generated by the digital source of standard AC voltage. The proposed simulation model helps to calculate maximal jitter of the clocking signal (expressed by its standard deviation) required for attaining a supposed uncertainty of the AC voltage generated by the DSSACV. Numerical calculations show, that for the jitter of standard deviation lower than approximately 100 ps the standard deviation of the AC voltage generated by the DSSACV is of the order of 0,1 žV or lower.
first rewind previous Strona / 1 next fast forward last
JavaScript jest wyłączony w Twojej przeglądarce internetowej. Włącz go, a następnie odśwież stronę, aby móc w pełni z niej korzystać.