An idea of the so-called quasi-maximum accuracy computations for improvement of precision of the floating-point digital signal processing with graphic processing units (GPUs) is presented in this paper. In the presented approach, the increase of the precision of computations does not need any increase of the length of the data words. Special attention has been paid to efficiency and precision of computations. The maximum accuracy has been analyzed and technically realized with no additional costs in hardware and computation time.
PL
W artykule zaproponowano wykorzystanie obliczeń zmiennoprzecinkowych o quasi-maksymalnej dokładności do cyfrowego przetwarzania sygnałów za pomocą procesorów graficznych (GPU). W zaprezentowanym rozwiązaniu, zwiększenie precyzji obliczeń nie wymaga zwiększenia długości słów danych. Szczególną uwagę zwrócono na efektywność przeprowadzanych obliczeń. Idea użycia obliczeń o maksymalnej precyzji została technicznie zrealizowana bez dodatkowych kosztów w sprzęcie i w czasie obliczeniowym.
W artykule zaprezentowano strukturę jednofazowego cyfrowego generatora przebiegów sinusoidalnych o częstotliwościach sieciowych zrealizowanego z zastosowaniem procesora sygnałowego i układu do bezpośredniej syntezy cyfrowej DDS. Opisano opracowany model symulacyjny i sposób symulacji komputerowej. W badaniach uwzględniono układ do bezpośredniej syntezy cyfrowej o tradycyjnej strukturze oraz układ do bezpośredniej syntezy cyfrowej z podwójnym całkowaniem (ang. Dual-slope Integration DDS), który charakteryzuje niskimi fluktuacjami fazy w generowanym sygnale. W wyniku symulacji uzyskano charakterystyki błędów częstotliwości wyjściowej oraz widma częstotliwościowe sygnału wyjściowego.
EN
The structure of the digital single-phase generator of sinus-courses for network frequencies was presented in the article. He was realized with the use of signal processor and chip to the Direct Digital Synthesis (DDS). Worked out simulating models and the way of the computer simulation were described. The DDS was considered in testing about the traditional structure and Dual-Slope Integration DDS. The DLSP DDS can achieve a low-jitter clock output due to generating them more precise time delay. The characters of the errors of the outputs frequency and the frequency spectra of the outputs signal were got in the result of the simulation.
JavaScript jest wyłączony w Twojej przeglądarce internetowej. Włącz go, a następnie odśwież stronę, aby móc w pełni z niej korzystać.