The architecture and preliminary measurements are presented of an ASIC for neural signal recording. The chip consists of 64 analogue channels followed by the analogue multiplexer and it is fabricated in the 180 nm CMOS technology. It consumes 220 ěW per channel from š0.9 V power supply. User is capable to modify frequency bandwidth in the 1 Hz – 60 Hz range for low cut-off frequency and 3.5 kHz – 15 kHz for high cutoff frequency. All measured parameters confirm the designed integrated circuit may be successfully used in neurobiology tests.
PL
Artykuł przedstawia architekturę oraz wstępne pomiary 64-o kanałowego dedykowanego układu scalonego przeznaczonego do pomiaru sygnałow żywych sieci neuronowych. Układ został wykonany w technologii 180nm. Pojedynczy kanał pobiera 220�ĘW mocy przy zasilaniu �[plus/minus]0.9V. Użytkownik ma możliwość regulacji dolnej i górnej częstotliwości granicznej w zakresie odpowiednio 1 Hz-60 Hz oraz 3.5 kHz-15 kHz.
JavaScript jest wyłączony w Twojej przeglądarce internetowej. Włącz go, a następnie odśwież stronę, aby móc w pełni z niej korzystać.