Preferencje help
Widoczny [Schowaj] Abstrakt
Liczba wyników

Znaleziono wyników: 2

Liczba wyników na stronie
first rewind previous Strona / 1 next fast forward last
Wyniki wyszukiwania
Wyszukiwano:
w słowach kluczowych:  deadbeat control
help Sortuj według:

help Ogranicz wyniki do:
first rewind previous Strona / 1 next fast forward last
EN
In this paper, a deadbeat control technique for single-phase inverters used in UPS applications is presented. For the suggested control approach to maintain sinusoidal output voltage for high dynamic performance even with load fluctuations, measurements of capacitor current and output voltage are necessary. By reducing the error between the output voltage and the voltage reference without adding more current sensors, the deadbeat controller improves the performance of the proposed controller. It also reduces load voltage distortion and restores the system state in the event of an external shutdown-loop road interference. We suggest a capacitor current estimation based on the Luenberger observer to address this flaw. PROCESSOR-IN-THE-LOOP The "P.I.L" test method, which can be thought of as an expensive system, enables us to create and evaluate controllers by running built-in C code on the DSP scheduled for the controller during simulated PSIM power phase control. To address this drawback, we propose a capacitor current estimation based on the Luenberger observer.
PL
W artykule przedstawiono algorytm sterowania martwym uderzeniem falowników jednofazowych do zastosowań w systemach zasilania awaryjnego (UPS). Proponowana metoda sterowania wymaga pomiaru prądu kondensatora i napięcia wyjściowego w celu utrzymania sinusoidalnego napięcia wyjściowego w celu uzyskania wysokiej wydajności dynamicznej nawet przy zmianach obciążenia. liczbę czujników prądu, a także eliminuje zniekształcenia napięcia obciążenia i przywraca stan systemu w przypadku zewnętrznej ingerencji w pętlę wyłączania drogowego. Aby rozwiązać ten problem, proponujemy oszacowanie prądu kondensatora na podstawie obserwatora Luenbergera. PROCESOR-W-PĘTLI „P.I.L” to metoda testowa, która pozwala nam tworzyć i oceniać kontrolery poprzez uruchomienie wbudowanego kodu C na DSP zaplanowanym dla kontrolera podczas symulowanej kontroli fazy mocy PSIM, co można uznać za kosztowny system , aby poradzić sobie z tą wadą, proponujemy oszacowanie prądu kondensatora na podstawie obserwatora Luenbergera.
EN
This paper proposes an LCL-filter-based hybrid active power filter for harmonic mitigation and reactive power of a 10/0.4kV residential distribution system. Adaptive linear neural network (ADALINE) is applied for individual harmonic component extraction from distorted nonlinear load currents, and the estimated signals are used for the selective harmonic elimination (SHE) purpose in the current-loop controller. A robust deadbeat current control law is derived based on the low frequency model of the presented topology. By using the ADALINE based SHE strategy, the currentloop controller bandwidth is significantly reduced thus the stability of whole system is ensured. The proposed control algorithms were digitally implemented in TMS320F2812 DSP controllers, where the dual DSP plus FPGA hardware configuration was adopted for precise signal conditioning and calculation. Both the laboratory experiments and field tests are implemented. The feasibility and effectiveness of the proposed system have been substantially confirmed by the laboratory experiments and field tests, which were obtained from the practical installation of the prototype systems in a residential distribution system as well as in the distribution system in the punching shop of an auto manufactory factory.
PL
W artykule zaproponowano aktywny filtr LCL do tłumienia harmonicznych i mocy biernej w 10/0.4 kV lokalnej sieci rozdzielczej. Wykorzystano adaptacyjną sieć neuronową do ekstrakcji harmonicznych z prądów odkształconych a wyznaczony sygnał zastosowano do selektywnej eliminacji harmonicznych. Odporny układ kontroli prądu bazuje na niskoczęstotliwościowym modelu sieci. Dzięki proponowanej strategii pasmo kontrolera jest zredukowane a stabilnosć poprawiona. Proponowany algorytm implementowano wykorzystując procesor typu TMS 320F2812 w którym adaptowano podwójny DSP i FPGA układ do precyzyjnego kondycjonowania sygnału i obliczeń. Testy laboratoryjne potwierdziły skuteczność algorytmu. System sprawdzono w lokalnej sieci rozdzielczej w fabryce samochodów.
first rewind previous Strona / 1 next fast forward last
JavaScript jest wyłączony w Twojej przeglądarce internetowej. Włącz go, a następnie odśwież stronę, aby móc w pełni z niej korzystać.