Preferencje help
Widoczny [Schowaj] Abstrakt
Liczba wyników

Znaleziono wyników: 13

Liczba wyników na stronie
first rewind previous Strona / 1 next fast forward last
Wyniki wyszukiwania
Wyszukiwano:
w słowach kluczowych:  computer architecture
help Sortuj według:

help Ogranicz wyniki do:
first rewind previous Strona / 1 next fast forward last
EN
The effects of air pollution on people, the environment, and the global economy are profound - and often under-recognized. Air pollution is becoming a global problem. Urban areas have dense populations and a high concentration of emission sources: vehicles, buildings, industrial activity, waste, and wastewater. Tackling air pollution is an immediate problem in developing countries, such as North Macedonia, especially in larger urban areas. This paper exploits Recurrent Neural Network (RNN) models with Long Short-Term Memory units to predict the level of PM10 particles in the near future (+3 hours), measured with sensors deployed in different locations in the city of Skopje. Historical air quality measurements data were used to train the models. In order to capture the relation of air pollution and seasonal changes in meteorological conditions, we introduced temperature and humidity data to improve the performance. The accuracy of the models is compared to PM10 concentration forecast using an Autoregressive Integrated Moving Average (ARIMA) model. The obtained results show that specific deep learning models consistently outperform the ARIMA model, particularly when combining meteorological and air pollution historical data. The benefit of the proposed models for reliable predictions of only 0.01 MSE could facilitate preemptive actions to reduce air pollution, such as temporarily shutting main polluters, or issuing warnings so the citizens can go to a safer environment and minimize exposure.
2
Content available Maszyna W - jak zaprojektować prosty rozkaz
PL
Budowa współczesnych komputerów jest niezwykle skomplikowana, jednakże w większości przypadków ich podstawowa architektura opiera się na założeniach sformułowanych przez Johna von Neumanna, Johna W. Mauchly'ego oraz Johna Presper Eckerta w 1945 roku. Tak więc, aby zrozumieć podstawowe zasady działania komputera wystarczy prosty model komputera zaprojektowany w ten sposób, aby spełniał te założenia. W latach siedemdziesiątych ubiegłego wieku zespół pracowników Politechniki Śląskiej pod kierownictwem prof. Stefana Węgrzyna zaprojektował taki właśnie uproszczony model komputera wykładowego i nazwał go maszyną W. Niniejszy artykuł w skrótowy sposób opisuje budowę i sposób działania maszyny W oraz szczegółowo opisuje zasady projektowania prostych rozkazów dla tego modelowego komputera. W końcowej części artykułu zamieszczono również kilka przykładów zadań (projektów rozkazów) do samodzielnego wykonania wraz z rozwiązaniami.
3
Content available Momik 8b - pierwszy polski minikomputer
PL
Przedstawiono różnicę między obecnym a oryginalnym, pochodzącym z lat 60. XX w., znaczeniem terminu „minikomputer”. Pierwszym polskim minikomputerem był 8-bitowy Momik 8b, zbudowany w 1973 r. Opisano szczegółowo jego listę rozkazów i system przerwań, a dodatkowo całą architekturę zdefiniowano w zapisie formalnym ISP.
EN
The difference between nowadays and original (emerged in 60’) meaning of the term minicomputer is pointed out. The full explanation of instruction set and interrupt system of Momik 8b is given. Additionally, the formal description of architecture in ISP notation is presented. Momik 8b was the first polish minicomputer and it was constructed in 1973.
4
Content available remote Rough Sets Based LEM2 Rules Generation Supported by FPGA
EN
In this paper we propose a combination of capabilities of the FPGA based device and PC computer for rough sets based data processing resulting in generating decision rules. Presented architecture has been tested on the exemplary datasets. Obtained results confirm the significant acceleration of the computation time using hardware supporting rough set operations in comparison to software implementation.
EN
The paper presents idea of processors design with a preset instruction list. Each instruction is implemented as a functional logic block, attached to a common bus. Each of these blocks contains execution and control elements necessary to instruction execution. The processor is a combination of several dozen of such blocks. Only one is active after the recognition of the instruction code. The individual command blocks are described in VHDL and whole processor can be built in the FPGA.
PL
W artykule przedstawiono koncepcję projektowania procesorów za pomocą listy rozkazów. Każdy z rozkazów stanowi w pełni funkcjonalny blok logiczny, dołączony do wspólnych magistral i zawierający elementy wykonawcze i sterujące, które są niezbędne do jego wykonania. Procesor jest połączeniem kilkudziesięciu takich bloków, z których tylko jeden podejmuje działanie po rozpoznaniu swojego kodu rozkazu. Procesor jest realizowany w układzie FPGA, dlatego opis poszczególnych bloków rozkazowych jest projektowany w języku VHDL.
EN
Our research is focused on creation of a new object-oriented programming language for Physarum polycephalum computing. Physarum polycephalum is a one-cell organism that can be used for developing a biological architecture of different abstract devices, among others, the digital ones. In the paper, we use an abstract graphical language in the form of Petri nets to describe the Physarum polycephalum behavior. Petri nets are a good formalism to assist designers and support hardware design tools, especially in developing concurrent systems. At the beginning stage considered in this paper, we show how to build Petri net models, and next implement them as Physarum polycephalum machines, of basic logic gates AND, OR, NOT, and simple combinational circuits on the example of the 1-to-2 demultiplexer.
PL
W artykule przedstawiono model sprzętowo-programistycznej platformy pozwalającej na uruchamianie i testowanie systemów mikroprocesorowych, zaprojektowanych i zaimplementowanych za pomocą języków opisu sprzętu HDL. Zaprezentowana została idea pozwalająca na czytelne przedstawienie problematyki związanej z projektowaniem układów cyfrowych w tym głównie mikroprocesorowych, gdzie zwrócono szczególną uwagę na ukazanie wątków związanych z implementacją rozwiązań architektonicznych komputerów. Artykuł zawiera również odniesienie do fizycznej realizacji zaproponowanego modelu.
EN
This paper presents the model of a combined hardware and software platform that makes it possible to start-up and test microprocessor systems, already designed and implemented with use of Hardware Description Languages (HDL). It describes the idea to present problems associated with designing of digital circuits (in particular micro-porcessor ones) in a clear and comprehensible manner, where speciai attention is paid to presentation of aspects related to implementation of arcitectural solutions attributable to convetional computers. The study also contains references to tangible implementation of the proposed model within real projects.
PL
Po krótkim komentarzu na temat tradycji Instytutu, omawiono jego obecną organizację, kierunki badań naukowych, ważniejsze projekty badawcze, a także działalność edukacyjną: od inżynierskich i magisterskich studiów dziennych na kierunku Informatyka po różne formy nauczania ustawicznego.
EN
The paper comments briefly on the lnstitute's tradition and summarizes its present organization, the main directions of scientific research, R&D projects, and teaching activity, both in the undergraduate and graduate daytime studies and in the field of continuing education programs.
11
Content available remote A scalability Study of Columbia using the NAS Parallel Benchmarks
EN
The Columbia system at the NASA Advanced Supercomputing (NAS) facility is a cluster of 20 SGI Altix nodes, each with 512 Itanium 2 processors and 1 terabyte (TB) of shared-access memory. Four of the nodes are organized as a 2048-processor capabilitycomputing platform connected by two low-latency interconnects – NUMALink4 (NL4) and InfiniBand (IB). To evaluate the scalability of Columbia with respect to both increased processor counts and increased problem sizes, we used seven of the NAS Parallel Benchmarks and all three of the NAS multi-zone benchmarks. For NPB we ran three Classes B, C, and D of benchmarks. To measure the impact of some architectural features, we compared Columbia results with results obtained on a Cray Opteron Cluster consisting of 64 nodes, each with 2 AMD Opteron processors and 2 gigabytes (GB) of memory, connected with Myrinet 2000. In these experiments, we measured performance degradation due to contention for the memory buses on the SGI Altix BX2 nodes. We also observed the effectiveness of SGI’s NL4 interconnect over Myrinet. Finally, we saw that computations spanning multiple BX2 nodes connected with NL4 performed well. Some computations did almost as well when the IB interconnects was used.
12
Content available remote Współczesne architektury komputerowe
PL
W artykule przedstawiono istotne problemy w wykorzystaniu współczesnych superkomputerów i wieloprocesorowych klastrów do rozwiązywania złożonych problemów w obliczeniach naukowo-technicznych, przemysłowych i komercyjnych. Do istotnych problemów należy zaliczyć: parametry techniczne i funkcjonalność oprogramowania, rozwiązania podnoszące niezawodność oferowanych usług i ich bezpieczeństwo, ciągłość pracy, wybór sprzętu i koszt obliczeń.
EN
We describe crucial problems ralated to application of modern supercomputers and multiprocessor clusters to solving complex problems in scientific, industrial and comercial computations. These problems include: technical parameters, functionality of software, security and quality of services, continuity of operation, choice of hardware and computational costs.
EN
Offered algorithm allows to build the structure of the parallel pipeline FFT processors (PPFFT-processor) computing the vector DFT in real time with the minimum structural complexity at given parameters : speed of input data receipt ; structure of a computing element (arhimetic device) and time of the butterfly operation execution. The considered approach to structural synthesis of the PPFFT-processors for R-dimensional signal processing allows to receive the structure of the processor under given restrictions of a specific problem and is the basis for solving the questions of automated design of PPFFT-processors at a structural level.
first rewind previous Strona / 1 next fast forward last
JavaScript jest wyłączony w Twojej przeglądarce internetowej. Włącz go, a następnie odśwież stronę, aby móc w pełni z niej korzystać.