Preferencje help
Widoczny [Schowaj] Abstrakt
Liczba wyników

Znaleziono wyników: 4

Liczba wyników na stronie
first rewind previous Strona / 1 next fast forward last
Wyniki wyszukiwania
Wyszukiwano:
w słowach kluczowych:  bramka rewersyjna
help Sortuj według:

help Ogranicz wyniki do:
first rewind previous Strona / 1 next fast forward last
1
PL
W nowoczesnych układach automatyki kolejowej, coraz powszechniej wykorzystuje się technikę komputerową. Bramki rewersyjne pozwalają na tworzenie układów cyfrowych odpornych na uszkodzenie. Zastosowanie tych bramek umożliwia realizację bezpiecznych układów sterowania. Obecnie w systemach SRK w miejsce układów przekaźnikowych stosuje się systemy mikroprocesorowe. Zastosowanie techniki komputerowej pozwala na konstrukcję bezpiecznych systemów. Jednak ze względu na dużą liczbę elementów maleje niezawodność. Rozwiązaniem alternatywnym jest wykorzystanie logiki rewersyjnej w syntezie systemów cyfrowych. W artykule przedstawiono podstawowe bramki rewersyjne oraz przykład ich wykorzystania w syntezie systemów cyfrowych. Zaletą logiki odwracalnej jest możliwość syntezy układów samotestujących i odpornych na błędy. Wykorzystanie tych układów umożliwi konstrukcję bezpiecznych systemów sterowania. Największym problemem jest algorytmizacja procesu syntezy układów rewersyjnych. W artykule przedstawiono propozycję zastosowania wielomianów Reeda Müller’a w syntezie układów rewersyjnych
EN
Reversible logic gates allow to create digital cir-cuits resistant to damage. The use of these gates enables the safe control systems. Currently ATC systems in place relay systems used microprocessor systems. The use of computer technology allows the design of secure systems. However, due to the large number of elements decreases reliability. An alternative is to use in the synthesis of reversible logic digital systems. The article presents the main gate reverse and an example of their use in the synthesis of digital systems. The advantage is the possibility of reversible logic synthesis selftesting and fault tolerant systems. The use of these systems will enable the construction of safe control systems The biggest problem is the algorithm of the synthesis process of reversing systems. The article presents the application of Reed Müller polynomials in the synthesis of reversible systems.
2
Content available Obwody logiki odwracalnej odporne na błędy
PL
Szybkość systemów cyfrowych (w tym nowoczesnych komputerów) ograniczają zjawiska związane ze stratami energii i wydzielaniem ciepła. Rozwiązaniem alternatywnym jest wykorzystanie logiki rewersyjnej w syntezie systemów cyfrowych. W artykule przedstawiono podstawowe bramki rewersyjne oraz przykład ich wykorzystania w syntezie systemów cyfrowych. Zaletą logiki odwracalnej jest możliwość syntezy układów samotestujących i odpornych na błędy. Wykorzystanie tych układów umożliwi konstrukcję bezpiecznych systemów sterowania.
EN
The speed digital systems (including modern computers) limit phenomena associated with energy losses and heat generation. An alternative is to use in the synthesis of reversible logic digital systems. The article presents the main gate reverse and an example of their use in the synthesis of digital systems. The advantage is the possibility of reversible logic synthesis selftesting and fault tolerant systems. The use of these systems will enable the construction of safe control systems.
3
Content available Synteza systemów cyfrowych w logice rewersyjnej
PL
W artykule przedstawiono zagadnienia związane z syntezą systemów cyfrowych z wykorzystaniem bramek rewersyjnych. W pierwszej części omówiono podstawowe funkcje realizowane przez bramki kwantowe. W drugiej części zostały pokazane symulacyjne modele bramek, zrealizowane w języku VHDL (VHSIC Hardware Description Language). Modele zastosowano w procesie symulacji układów cyfrowych z bramkami rewersyjnymi. Do symulacji wykorzystano program QUCS (Quite Universal Circuit Simulator).
EN
The article presents issues related to the synthesis of digital systems using reversible gates. The first part discusses the basic functions performed by the quantum gate. In the second part of the shown simulation models of goals realized in VHDL (VHSIC hardware description language) .model used in the simulation of digital circuits with gates reversible. Simulation program was used QUCS (Quite Universal Circuit Simulator).
PL
Szybkość systemów cyfrowych (w tym nowoczesnych komputerów) ograniczają zjawiska związane ze stratami energii i wydzielaniem ciepła. Rozwiązaniem alternatywnym jest wykorzystanie logiki rewersyjnej w syntezie systemów cyfrowych. W artykule przedstawiono podstawowe bramki rewersyjne i metody ich modelowania z wykorzystaniem symulatora QUCS.
EN
The speed digital systems (including modern computers) limit phenomena associated with energy losses and heat generation. An alternative is to use in the synthesis of reversible logic digital systems. The article presents reversible gates and methods of reverse modeling of a simulator QUCS.
first rewind previous Strona / 1 next fast forward last
JavaScript jest wyłączony w Twojej przeglądarce internetowej. Włącz go, a następnie odśwież stronę, aby móc w pełni z niej korzystać.