The article presents the results of mathematical analysis and experimental studies of analog multiplier based on field-effect transistors. It is established that such multiplier has a wider dynamic range of input signals and a low level of output signal combinational components.
PL
Artykuł prezentuje wyniki analizy matematycznej i doświadczeń eksperymentalnych mnożnika analogowego opartego na tranzystorach polowych. Ustalono, że taki mnożnik posiada szerszy zakres dynamicznych sygnałów wejściowych i niski poziom składowych kombinowanych sygnałów wyjściowych.
In the paper circuit implementations for four-quadrant multipliers based entirely on CMOS inverters have been shown. Experimental results for chips exploiting two architectures and manufactured by Europractice are presented. Furhermore a modifications for some functional blocks (voltage inverting buffer and current mirror) minimizing the sensitivity to process variations have been proposed. Statistical simulation data confirming the effectivness of proposed methods are also included.
PL
W artykule przedstawiono rozwiązania czteroćwiartkowych układów mnożących opartych o inwertery CMOS (klasyczne i kwazi-inwertery). Zaprezentowano wyniki pomiarowe układów zrealizowanych dzięki programowi Europractice dla obu zaproponowanych architektur. W dalszej części zaproponowano modyfikacje bloków funkcjonalnych (inwertera napięciowego i lustra prądowego) mające na celu minimalizację wpływu zmian procesu technologicznego na układ. Przedstawiono analizy statystyczne potwierdzające skuteczność zaproponowanych metod.
Artykuł prezentuje układ przeznaczony do przetwarzania sygnałów z pojemnościowych czujników wielkości fizycznych. Układ oparty jest na generatorze sinusoidalnym RC przestrajanym pojedynczą pojemnością. Regulator amplitudy generatora zrealizowano używając programowalnej matrycy analogowej, co pozwoliło na dynamiczną zmianę amplitudy oraz parametrów regulatora podczas pracy układu bez naruszania ciągłości pracy przetwornika. Obliczenia pozwalające uzyskać pojemność czujnika na podstawie zmierzonego okresu, a także przygotowanie danych rekonfiguracyjnych dla matrycy wykonywane są w mikrokontrolerze.
EN
This paper presents a circuit designed for the conversion of signals obtained from capacitive sensors of physical quantities. The circuit is based on an RC sinewave oscillator tuned by single capacitance. The amplitude regulator is built using a Field Programmable Analog Array (FPAA), which allows for a dynamic change of oscillation amplitude and parameters of the regulator during runtime without affecting the funetionality of the converter. The calculations that allow to obtain the capacity value according to the measured period and also the reconfiguration data preparation are preformed in a microcontroller.
4
Dostęp do pełnego tekstu na zewnętrznej witrynie WWW
In the paper a concept of CMOS implementation of four-quadrant inverter-based analog multipliers is presented. Analog circuits utilizing CMOS inverter become more an more popular recently, however most of research papers focus almost exclusively on linear applications. Exceeding the class of analog operations with multiplication of analog signals (which is a basic nonlinear one) may be a milestone step towards a complete base of analog signal processing blocks based on CMOS inverter.
PL
W artykule przedstawiono koncepcję realizacyjną czteroćwiartkowych analogowych układów mnożących zrealizowanych w oparciu inwerter CMOS. Układy analogowe wykorzystujące w swojej strukturze blok inwertera nie są ostatnio rzadkością, tym niemniej są to prawie wyłącznie aplikacje w układach liniowych. Rozszerzenie realizowanych funkcji o podstawową operację nieliniową jaką jest analogowe mnożenie sygnałów jest istotnym krokiem w kierunku realizacji zupełnej bazy analogowych bloków funkcjonalnych bazujących na inwerterze.
5
Dostęp do pełnego tekstu na zewnętrznej witrynie WWW
The concept of a 5V CMOS versatile cell for Field-Programmable Analog Arrays (FPAA) has been proposed. This cell can act as a voltage buffer, second generation current conveyor or analog multiplier. The simulations based on 2μ n-well CMOS process show the wide bandwidth and good linearity of the proposed cell.
JavaScript jest wyłączony w Twojej przeglądarce internetowej. Włącz go, a następnie odśwież stronę, aby móc w pełni z niej korzystać.