Preferencje help
Widoczny [Schowaj] Abstrakt
Liczba wyników
Powiadomienia systemowe
  • Sesja wygasła!
  • Sesja wygasła!
  • Sesja wygasła!

Znaleziono wyników: 2

Liczba wyników na stronie
first rewind previous Strona / 1 next fast forward last
Wyniki wyszukiwania
Wyszukiwano:
w słowach kluczowych:  X-FEL
help Sortuj według:

help Ogranicz wyniki do:
first rewind previous Strona / 1 next fast forward last
PL
Opisano zasadę działania akceleratorów oraz metody badawcze oparte na ich wykorzystaniu. Zamieszczono przykłady współczesnych dużych kompleksów akceratorowych oraz urządzeń samodzielnych. Przedstawiono metodę kontroli LLRF do stabilizacji przyspieszającego pola elektrycznego we wnęce rezonansowej na przykładzie akceleratora liniowego X-FEL w DESY (Hamburg). Omówiono rolę i zasadę działania elektronicznego systemu sterowania opartego na układach FPGA z serii Virtex-ll z wbudowanymi szybkimi elementami DSP. Zamieszczono przykładowe wyniki badań z elektronicznym symulatorem wnęki oraz na stanowisku testowym CHECHIA w DESY we współpracy z rzeczywistą wnęką rezonansową stosowaną w akceleratorze X-FEL.
EN
The paper contains description of some accelerators and research methods used with accelerators. The representative examples of the biggest accelerators were debated. The work presents in more detail the LLRF control system to stabilize the accelerating electromagnetic field in a superconducting cavity of the linear accelerator for X-Ray Free Electron Laser, which is under research in DESY, Hamburg. The working principle of the LLRF control system was outlined. The applied system uses FPGA chips eauipped with fast hardware based on internal DSP functional blocks. Practical solutions were presented which use Virtex-ll chips by Xilinx. Exemplary results are presented with superconducting cavity controller and simulator. The tests were done on the CHECHIA laboratory set-up for a single niobium cavity in DESY. Such cavities are used for the construction of the X-FEL linac.
PL
Zaprezentowano koncepcję oraz realizację gigabitowego optycznego dystrybutora danych synchronicznych do systemu kontrolnego LLRF eksperymentu TESLA. Projekt oparto na programowalnym układzie FPGA Cyclone oraz komercyjnych układach serdes i konwerterach optycznych. Moduł jest osadzony na płycie bazowej systemu LLRF, ktora zapewnia komunikację z systemem sterowania komputerowego, konfigurację matrycy FPGA, integrację z innymi modułami funkcjonalnymi oraz właściwe zasilanie. Opisano implementację sprzętową i oprogramowanie dla testów BER łącza optycznego oraz zamieszczono wyniki badań. Krótko scharakteryzowano obecnie dostępne w technologii FPGA protokoły szybkiej transmisji szeregowej.
EN
The paper presents the idea and realization of a gigabit synchronous data distributor designed to work in the LLRF control system of TESLA technology based X-ray FEL. The design bases on a relatively simple and cheap FPGA chip Cyclone. Commercially available SERDES (serializer/deserializer) and optical transceiver chips were applied. The optoelectronic module is embedded on the main LLRF BMB (backbone motherboard). The MB provides communication with the outside computer control system, programmable chip configuration, integration with other functional modules and power supply. The hardware implementation is here described and the used software for BER (bit-error-rate) testing of the multigigabit optical link. The measurement results are presented. The appendix contains a comparison between the available protocols of serial data transmission for FPGA technology.
first rewind previous Strona / 1 next fast forward last
JavaScript jest wyłączony w Twojej przeglądarce internetowej. Włącz go, a następnie odśwież stronę, aby móc w pełni z niej korzystać.