Preferencje help
Widoczny [Schowaj] Abstrakt
Liczba wyników
Powiadomienia systemowe
  • Sesja wygasła!

Znaleziono wyników: 2

Liczba wyników na stronie
first rewind previous Strona / 1 next fast forward last
Wyniki wyszukiwania
Wyszukiwano:
w słowach kluczowych:  VLIW processor
help Sortuj według:

help Ogranicz wyniki do:
first rewind previous Strona / 1 next fast forward last
EN
In this paper we describe a new idea for built-in-self-repair of application specific processors in the domain of signal processing applications. The idea is based on a two accumulator model, which is used in order to obtain high accuracy in a series of floating-point additions. The goal is to ensure the functionality of the system even in the case one floating point adder fails permanently. Instead of decreasing the performance of the system or providing redundant hardware, as it is done in other approaches, the accuracy of the floating point accumulation is reduced. Therefore the quality of the service is reduced while the performance is not.
PL
W artykule opisano ideę automatycznego naprawiania się procesora dedykowanego do aplikacji cyfrowego przetwarzania sygnałów. Pomysł opiera się na wykorzystaniu modelu dwóch akumulatorów, który zapewnia zwiększenie precyzji zmiennoprzecinkowej akumulacji liczb do zagwarantowania funkcjonalności systemu podczas uszkodzenia sumatora zmiennoprzecinkowego. W przypadku tego uszkodzenia nie jest zmniejszana funkcjonalność systemu, a jedynie zmniejszana precyzja obliczeń. Do zapewnienia stabilnej funkcjonalności nie jest wymagany dodatkowy sprzęt.
PL
Zaprezentowano metodę poprawy precyzji akumulacji liczb zmiennoprzecinkowych z wykorzystaniem dwóch akumulatorów. Zaletą przedstawionej metody jest możliwość znaczącego zwiększenia precyzji działań przy zachowaniu klasycznej reprezentacji liczb w formacie zmiennoprzecinkowym według standardu IEEE-754. Umożliwia to implementację metody dwóch akumulatorów w standardowych procesorach sygnałowych, bez modyfikacji sprzętowych. Przedstawiono realizację algorytmów w procesorze sygnałowym ADSP-21061 oraz projekt dedykowanego procesora VLIW.
EN
In this paper a novel approach for realization of the floating-point arithmetics using a two-accumulator concept is proposed. Main advantage of the presented method is possibility of significant extension of the accuracy of computations using the classical IEEE-754 floating-point standard. This makes it possible to implement the presented two-accumulator concept on standard DSPs, without any changes of hardware. Realization of the proposed approach in ADSP-21061 digital signal processor is given and design of the dedicated VLIW processor is discussed.
first rewind previous Strona / 1 next fast forward last
JavaScript jest wyłączony w Twojej przeglądarce internetowej. Włącz go, a następnie odśwież stronę, aby móc w pełni z niej korzystać.