Preferencje help
Widoczny [Schowaj] Abstrakt
Liczba wyników

Znaleziono wyników: 2

Liczba wyników na stronie
first rewind previous Strona / 1 next fast forward last
Wyniki wyszukiwania
Wyszukiwano:
w słowach kluczowych:  MIPS
help Sortuj według:

help Ogranicz wyniki do:
first rewind previous Strona / 1 next fast forward last
PL
Obecne zmiany legislacyjne oraz zmiany oczekiwań klientów wymuszają konieczność stosowania nowych narzędzi w projektowaniu procesów inżynierii chemicznej. Jednym z takich narzędzi jest analiza cyklu życia (LCA) pozwalająca określić wpływ produktu na środowisko naturalne. W pracy przedstawiono jedną z technik LCA jakąjest analiza MIPS. W pracy zaprezentowano możliwość zastosowania techniki MIPS w inżynierii chemicznej na przykładzie analizy porównawczej dwóch systemów suszarniczych w skali laboratoryjnej i przemysłowej. Przeprowadzono analizę i dyskusję uzyskanych wyników.
EN
The paper presents an introduction to Life Cycle Assessment (LCA) and application of the LCA to analysis of spray drying process. Environmental load produced by two dryers: a laboratory spray dryer and an industrial-scale spray dryer was compared using the MIPS technique. MIPS simulations for both mentioned systems were performed and results were analyzed. Environmental superiority of industrial dryer performance for massive production was proved.
PL
W pracy przedstawiono projekt systemu wbudowanego zrealizowanego w układzie FPGA. Sercem systemu jest rdzeń procesora wzorowanego na procesorach architektury MIPS. Procesor ten został zaimplementowany w języku VHDL w taki sposób, by podczas syntezy jego lista rozkazów była ograniczona do rozkazów obecnych w pamięci programu. W efekcie wykonany procesor nie będzie posiadał logiki, która nie będzie wykorzystywana. Takie rozwiązanie pozwala zaprojektować system wbudowany, który ma mniejsze zapotrzebowanie na zasoby sprzętowe matrycy programowalnej, co dodatkowo powinno umożliwić zwiększenie szybkość jego działania.
EN
The paper presents a project of an embedded system realization on a FPGA array. The core element is a simplified MIPS processor [1, 2, 4] implemented in the VHDL in the way that its instruction set can be reduced to the set of instructions present in the program memory. After completing the processors datapath design, it is analyzed in order to determine which modules take part in execution of certain instructions. Knowing the dependencies between the instructions and the modules, it is possible to show how the processor should be built if it has to support a specific subset of instructions. Conditional synthesis is not what the common HDL languages offer [7]. Nevertheless, it was noticed that at the optimization stage of the synthesis all IF statements in which the condition value is known and it is false are omitted. This feature was used to regulate the hardware organization. Figure 3 presents how a single boolean parameter can regulate the XOR instruction support in the ALU. Initially, all parameters had to be set manually. It was error-prone. Therefore a new entity integrating the CPU and program memory was introduced. It can accept the byte-code, analyze it, and adjust the supported instruction set during the synthesis (Figs. 4 and 5). This solution yields a device that requires fewer system gates to be synthesized and has a potential to increase the maximal operational frequency.
first rewind previous Strona / 1 next fast forward last
JavaScript jest wyłączony w Twojej przeglądarce internetowej. Włącz go, a następnie odśwież stronę, aby móc w pełni z niej korzystać.