Preferencje help
Widoczny [Schowaj] Abstrakt
Liczba wyników

Znaleziono wyników: 15

Liczba wyników na stronie
first rewind previous Strona / 1 next fast forward last
Wyniki wyszukiwania
Wyszukiwano:
w słowach kluczowych:  HDL
help Sortuj według:

help Ogranicz wyniki do:
first rewind previous Strona / 1 next fast forward last
EN
This work present an efficient hardware architecture of Support Vector Machine (SVM) for the classification of Hyperspectral remotely sensed data using High Level Synthesis (HLS) method. The high classification time and power consumption in traditional classification of remotely sensed data is the main motivation for this work. Therefore presented work helps to classify the remotely sensed data in real-time and to take immediate action during the natural disaster. An embedded based SVM is designed and implemented on Zynq SoC for classification of hyperspectral images. The data set of remotely sensed data are tested on different platforms and the performance is compared with existing works. Novelty in our proposed work is extend the HLS based FPGA implantation to the onboard classification system in remote sensing. The experimental results for selected data set from different class shows that our architecture on Zynq 7000 implementation generates a delay of 11.26 μs and power consumption of 1.7 Watts, which is extremely better as compared to other Field Programmable Gate Array (FPGA) implementation using Hardware description Language (HDL) and Central Processing Unit (CPU) implementation.
EN
The validation of the measurements quality after on-site diagnostic system installation is necessary in order to provide reliable data and output results. This topic is often neglected or not discussed in detail regarding measurement systems. In the paper recently installed system for soft X-ray measurements is described in introduction. The system is based on multichannel GEM detector and the data is collected and sent in special format to PC unit for further postprocessing. The unique feature of the system is the ability to compute final data based on raw data only. The raw data is selected upon algorithms by FPGA units. The FPGAs are connected to the analog frontend of the system and able to register all of the signals and collect the useful data. The interface used for data streaming is PCIe Gen2 x4 for each FPGA, therefore high throughput of the system is ensured. The paper then discusses the properties of the installation environment of the system and basic functionality mode. New features are described, both in theoretical and practical approach. New modes correspond to the data quality monitoring features implemented for the system, that provide extra information to the postprocessing stage and final algorithms. In the article is described also additional mode to perform hardware simulation of signals in a tokamak-like environment using FPGAs. The summary describes the implemented features of the data quality monitoring features and additional modes of the system.
EN
The article presents a concept of use of a hidden data layer (HDL) in software defined networks (SDN). It also describes verification of integrity of network elements for a dedicated sdn network through their authentication using hidden id tags. Moreover, it presents a concept of protection of sdn network against ddos attacks using a hidden switching mechanism (HSwitch). The proposed solutions may become new standards for protection of network resources using data hiding technique.
PL
W artykule przedstawiono koncepcję wykorzystania skrytej warstwy danych (HDL) w zastosowaniu do Sieci Definiowanych Programowo (SDN). Opisano mechanizm weryfikacji integralności elementów sieciowych dla dedykowanej sieci SDN poprzez ich uwierzytelnienie z wykorzystaniem skrytych znaczników ID hidden. Przedstawiono koncepcję ochrony sieci SDN przed atakami typu DDoS z wykorzystaniem mechanizmu skrytego przełączania (HSwitch). Zaproponowane rozwiązania mogą stać się nowymi standardami ochrony zasobów sieciowych z wykorzystaniem techniki ukrywania danych.
PL
Przedstawiono autorską koncepcję architektury sekwencjonowania danych pomiarowych o dużej częstości, odbieranych z wielokanałowych układów detekcyjnych w czasie rzeczywistym. Na wstępie omówiono genezę pracy w odniesieniu do rozwoju rozwiązań systemów pomiarowych z równoległym przetwarzaniem danych. Wskazano na najważniejsze korzyści wynikające z zastosowania układu sekwencera. Przeprowadzono dyskusję proponowanej architektury oraz omówiono realizację modelu w języku Matlab w celu doboru parametrów użytkowych implementowanych rozwiązań. Przedstawiono implementację architektury układu sekwencera w systemie diagnostyki gorącej plazmy w tokamaku WEST.
EN
This paper describes developed architecture of the sequencer dedicated for high rate measurement data collected from multiple channels in real time. Introduction presents a brief description and genesis of the project and its achievements in relation to presently existing and used measurements system where parallel data processing is crucial. Authors point out advantages of the developed architecture. Additionally is discussed model of the architecture realized in MATLAB environment in order to select most optimal parameters adjusted to specific processes. Last sections presents implementation of the sequencer architecture in plasma diagnostics measurement system for WEST tokamak.
EN
Based on the publications regarding new or recent measurement systems for the tokamak plasma experiments, it can be found that the monitoring and quality validation of input signals for the computation stage is done in different, often simple, ways. In the paper is described the unique approach to implement the novel evaluation and data quality monitoring (EDQM) model for use in various measurement systems. The adaptation of the model is made for the GEM-based soft X-ray measurement system FPGA-based. The EDQM elements has been connected to the base firmware using PCI-E DMA real-time data streaming with minimal modification. As additional storage, on-board DDR3 memory has been used. Description of implemented elements is provided, along with designed data processing tools and advanced simulation environment based on Questa software.
PL
CBM jest nowym eksperymentem fizyki wysokich energii (HEP) budowanym w celu badania stanów materii o bardzo dużej gęstości. Artykuł przedstawia budowę i rozwiązania technologiczne systemu akwizycji danych (DAQ), ze szczególnym uwzględnieniem rozwiązań opracowanych przez autorów artykułu. Przedstawiono ogólną budowę systemu systemu detektorowego oraz systemu akwizycji danych. Omówiono platformę sprzętową używaną w eksperymencie, w tym dwa kluczowe elementy: specjalizowany układ scalony STS-XYTER2 oraz płytę AFCK zaprojektowaną wg. standardu μTCA. Przybliżono zagadnienia związane z transmisją danych: opracowany projekt wsadu dla układów FPGA, protokoły transmisji danych, algorytm sortowania próbek oraz oprogramowanie sterujące torem odczytu. Nakreślono również planowane prace oraz kierunki rozwoju projektu łącznie z czynnikami motywującymi zmiany.
EN
CBM is a new high energy physics (HEP) built to study new states of matter of very high density. Article presents architecture and design features of data acquisition (DAQ) chain, with special consideration given to author’s achievements. General architecture of detector and data acquisition systems was outlined. Hardware platform of the experiment was presented, including key elements: STS-XYTER2 chip and μTCA compliant AFCK board. Various topics related to data transmission were depicted: FPGA design, data transmission protocols, data sorting algorithm and software used to control the DAQ chain. Finally, plans of future work are mentioned together with decisive factors.
PL
W artykule przedstawiono opracowane przez Zespół Autorów systemy szeregowania danych przychodzących z wielu źródeł w czasie rzeczywistym. Na wstępie krótko omówiono zasadę działania detektorów GEM wykorzystywanych do rejestracji promieniowania w tokamakach. Przedstawiono ogólnie budowę systemu do realizacji diagnostyki gorącej plazmy, działającego z dużą liczbą kanałów wejściowych. Szczegółowo omówiono system szeregowania danych. Przedstawiono wymagania algorytmu, opracowane koncepcje, napotkane problemy oraz implementacje algorytmów w układach FPGA. Dodatkowo przedstawiono przykładowe wyniki z działania systemu.
EN
This paper presents designed by the Research Team high performance sorting algorithms working in real time, for data coming from many concurrent sources. The introduction is a brief description of the basics of the GEM detectors, used for tokamaks’ radiation registration. In the paper is discussed the general design structure of electronic systems working with high number of input channels. In the article is described fast data processing, with focus on algorithms implemented in FPGA. Description covers in detail aspects of sorting algorithm. The article presents requirements of the algorithm, concepts, problems and implementation in the FPGA. The measurement result of the systems are also briefly discussed.
PL
W artykule przedstawiono opracowany przez Zespół Autorów system zabezpieczeń i diagnostyki dla detektora gazowego GEM. Na wstępie krótko omówiono zagrożenia na jakie narażony jest detektor GEM oraz elektroniczne systemy pomiarowe pracujące w bliskiej odległości od reaktora termojądrowego. Przedstawiono koncepcje modułu do ciągłego monitorowania stanu systemu do diagnostyki gorącej plazm. Pod względem bezpieczeństwa omówiono dwa kluczowe podsystemy: moduł zabezpieczeń i system chłodzenia cieczą. Opisano funkcjonalność systemu, przyjęte rozwiązania sprzętowe oraz implementacją oprogramowania. Na końcu przedstawiono praktyczne wykorzystanie systemu.
EN
This paper presents designed by the Research Team electronic protection and diagnostic system for GEM detectors. The introduction is a brief description of the hazards to which GEM detector and electronic measurement system operating close to fusion reactor are exposed. The concept of an electronic module for continuous monitoring of the state of the system for plasma hot plasma is presented. Two main safety subsystem are described: security module and liquid cooling system. Description cover aspects of system functionality, hardware construction and implemented firmware. Finally, the practical use of the system is presented.
PL
W artykule przedstawiono opracowane przez Zespół Autorów wydajne elektroniczne systemy pomiarowe do diagnostyki gorącej plazmy tokamakowej bazujące na detektorach GEM. Na wstępie krótko omówiono realizowane eksperymenty fizyczne związane z gorącą plazmą oraz zasadę działania detektorów GEM, wykorzystywanych do rejestracji promieniowania miękkiego typu X emitowanego w tokamakach. Przedstawiono ogólną koncepcję budowy systemów elektronicznych do realizacji diagnostyki gorącej plazmy, działających z dużą ilość kanałów wejściowych oraz krótkim czasem przetwarzania danych. Omówiono dwa kluczowe systemy opracowywane przez Zespół: system sprzętowego histogramowania miękkiego promieniowania X oraz system szybkiej akwizycji potokowej miękkiego promieniowania X. Opisano budowę sprzętową systemów, opracowane koncepcje oraz implementacje oprogramowania (firmware oraz software) wraz z niezbędnymi algorytmami. Przedstawiono ponadto wyniki z działania systemów.
EN
This paper presents designed by the Research Team high performance electronic measurement system for hot tokamak plasma diagnostics, based on GEM detectors. The introduction is a brief description of the experiments related with hot plasma and the basics of the GEM detectors, used for tokamaks’ soft X-ray radiation registration. In the text is discussed the general design structure of electronic systems, working with high number of input channels and fast data processing. Two systems, designed by the Research Team, are also introduced: hardware soft X-ray histogramming system and fast serial soft X-ray data acquisition system. Description covers aspects of hardware construction, implemented firmware and software along with the necessary algorithms. The measurement result of the systems are also briefly discussed.
PL
Artykuł przedstawia system w układzie programowalnym FPGA z mikrokontrolerem P8X32A Propeller. Kod tego mikrokontrolera został opublikowany w sierpniu 2014 r. na otwartej licencji GPL w wersji 3. System, zawierający sterowniki grafiki i dźwięku, a także klawiatury, myszy komputerowej i pamięci masowej, przeznaczony jest do zastosowań związanych z przetwarzaniem sygnałów dźwiękowych. Przedstawiona została struktura zaprojektowanego systemu oraz możliwości jego zastosowań.
EN
The paper presents the system on FPGA programmable chip using the Propeller P8X32A microcontroller. The microcontroller code was published in the August 2014 on the GPL v. 3 open source license. The system contains graphics and sound drivers, as well as the keyboard, mouse, and storage drivers. It is designed for applications involving the processing of audio signals. The paper presents the structure of the designed system and its possible applications.
PL
W artykule przedstawiono analizę podstawowych metod generowania liczb losowych, wskazując na zalety sprzętowej realizacji takich generatorów. Wykorzystując generatory zbudowane na dwóch LFSR-ach opracowano i zbudowano szesnastokanałowy generator liczb pseudolosowych w strukturze FPGA. Zaproponowano wykorzystanie takiego generatora do budowy sprzętowych generatorów liczb losowych o rozkładach wykładniczym i normalnym.
EN
The article presents basic methods of random number generation indicating the advantages of hardware solutions. With the use of generators built on two linear feedback shift registers (LFSR), a 16-channel generator of pseudo-random numbers has been designed and constructed within the FPGA structure. On the basis of this multi-channel generator, hardware generators have been designed of a given distribution. The designed generators of exponential and normal distribution have been presented in detail.
PL
W artykule omówiono integrację różnego typu interfejsów z układami FPGA z wykorzystaniem rekonfigurowalnej platformy komunikacyjnej. Rozwiązanie w praktyce zaimplementowano w pojedynczym węźle rozproszonego systemu pomiarowego. Omówiono konstrukcję platformy komunikacyjnej oraz wybrane moduły sprzętowe opisane w języku VHDL i zaimplementowane w układach FPGA. Przedstawiono także graficzną aplikacje użytkownika (GUI) umożliwiającą użytkownikowi sterowanie pracą systemu. W końcowej części artykułu zamieszczono wybrane rozwiązania praktyczne.
EN
This article discusses the integration of different types of interfaces with FPGAs using reconfigurable communication platform. The solution has been implemented in practice in a single node of a distributed measurement system. Construction of communication platform has been presented with its selected hardware modules, described in VHDL and implemented in FPGAs. The graphical user interface (GUI) has been described that allows a user to control the operation of the system. In the final part of the article selected practical solutions have been introduced.
13
EN
Synthetic biology is an emerging area of biotechnology for which main applications are in the field of Health and Environment However, it suffers from a lack of adapted CAD tools and methodology in order to fulfill efficiently and quickly the needs of these domains. In this paper, the strong relationship between circuits design in microelectronics and synthetic biology is highlighted. Most of synthesized biodevices behavior can be interpreted and modeled by BioLogic gate. As a consequence, bigger biosystems might be designed using methods and tools borrowed from microelectronics. These similarities lead to an efficient methodology, using microelectronics design flow, tools and methods, which should allow a top-down approach in synthetic biosystem design. The methodology is illustrated on the design of a biosystem (a T-flipflop), using top-down approach and HDL modeling languages. The proposed methods and their evolution prospects are discussed at the end of the paper,
14
Content available remote Petri Nets Mapping into Reconfigurable Logic Controllers
EN
The paper concentrates on the behavioral specification of Reconfigurable Logic Controller programs, given initially as Petri nets and later rewritten in Hardware Description Languages. The rule-based textual language input makes it possible to integrate the design system with existing formal logic based computer-based theorem proovers. The Petri net description in HDL provides the opportunity to integrate existing Petri net software with several commercial systems. Different Petri net places encoding methods are also discussed. Verilog-HDL is used for an intermediate representation of controller behavior on top of existing commercial synthesis tools. The implementation methods using D, JK and T flip-flops are presented.
PL
W artykule przedstawiono koncepcję sprzętowej realizacji generatora liczb pseudolosowych o rozkładzie wykładniczym, w której wykorzystano do generowania rozkładu wykładniczego metodę von Neumanna. Jako źródło zmiennych losowych zastosowano układowy generator liczb pseudolosowych o rozkładzie równomiernym na rejestrach liniowych. Zaprezentowano proces specyfikacji generatora w języku opisu sprzętu VHDL, a następnie jego weryfikację, syntezę i implementację w programowalną strukturę FPGA. Przedstawiono wyniki symulacji funkcjonalnej i czasowej oraz uzyskane parametry czasowe działania generatora.
EN
The article presents the concept of hardware device implementation for pseudorandom- number generator with exponential distribution which uses von Neumann's method for exponential distribution generation (fig.1). Hardware pseudorandom number generator with equal distribution on linear registers has been used as a source of random variables (fig. 2, 3). The process of generator specification in hardware description language VHDL is presented, as well as its verification, synthesis and implementation into programmable FPGA device. Moreover, the results of functional and timing simulation are shown, together with obtained timing parameters of generator operation.
first rewind previous Strona / 1 next fast forward last
JavaScript jest wyłączony w Twojej przeglądarce internetowej. Włącz go, a następnie odśwież stronę, aby móc w pełni z niej korzystać.