Preferencje help
Widoczny [Schowaj] Abstrakt
Liczba wyników

Znaleziono wyników: 55

Liczba wyników na stronie
first rewind previous Strona / 3 next fast forward last
Wyniki wyszukiwania
help Sortuj według:

help Ogranicz wyniki do:
first rewind previous Strona / 3 next fast forward last
1
Content available remote Tester tekstronicznych czujników częstości oddechu
PL
Artykuł opisuje konstrukcję urządzenia do symulacji ruchów klatki piersiowej w czasie oddechu. Jest ono wykorzystywane do testowania czujników częstości oddechu, zbudowanych w oparciu o różne materiały tekstroniczne. W artykule pokazano wyniki przykładowych testów.
EN
The article describes the construction of a device for simulating a chest movements during breathing. It is used to test breath rate sensors based on various textronic materials. The article presents the results of exemplary tests.
2
PL
W związku z przyjęciem w 2014 roku nowej Strategii Bezpieczeństwa Narodowego powstał m.in. podsystem obronny, który stanowi istotną część systemu bezpieczeństwa narodowego. W artykule przedstawiono jego rolę i zadania wyszczególniając każdy jego element. Uwagę skupiono na najbardziej istotnym i znaczącym ogniwie – czyli na Siłach Zbrojnych Rzeczypospolitej Polskiej. Nieregularny charakter zagrożeń dyktuje zmiany dotyczące struktur organizacyjnych w zakresie obronności państwa. Zagrożenia te zostały opisane w niniejszym artykule.
EN
In connection with the adoption in 2014 of a new National Security Strategy was created also defensive subsystem, which is an important part of the national security system. The article presents the role and tasks of specifying for each element. The attention focused on the most important and significant element – the Polish Armed Forces. The irregular nature of the threats dictate changes in the organizational structures in the defense of the nation. These threats are described in this article.
3
Content available remote Zwiększanie wydajności mikroprocesorów z wykorzystaniem informacji o otoczeniu
PL
W artykule autorzy przedstawiają system służący do praktycznej realizacji modelu kontroli temperatury układu scalonego uwzględniającego zmienne warunki otoczenia. Proponowany model umożliwia poprawę wydajności obliczeniowej układu scalonego, przy zachowanej stałej temperaturze pracy układu. Przedstawiona została fizyczna realizacja regulatora ΔT oraz wyniki działania systemu w odniesieniu do standardowego rozwiązania.
EN
In the article authors present a system for the practical implementation of the model of temperature control system, which takes into account the changing ambient conditions. The proposed solution improves performance of computing and maintains a constant operating temperature of the integrated circuit (microprocessor). The paper presents a physical realization of the Δt control system and the computation performance of the system in relation to the standard solution.
PL
Artykuł opisuje model systemu tekstronicznego do monitorowania częstości oddechu. System składa się z elastycznej koszulki z tekstylnym sensorem elektroprzewodzącym i zbudowanym na bazie mikrokontrolera miernikiem rezystancji z modułem bezprzewodowej transmisji danych. Ponadto opisano metodę chemiczną do produkcji polimerów przewodzących.
EN
The article describes a model of a textronic system for monitoring respiratory rhythm. The system consist of a T-shirt with textile electroconductive sensor and a microcontroller based resistatnce meter with wireless data transmission module. Construction of the sensor and the meter are presented. This paper also describes preparation of conducting polymers by chemical method.
PL
W artykule autorzy opisują modelowanie elektrotermiczne dla nowej metody kontroli temperatury procesora, w której nowością jest użycie dodatkowego czujnika temperatury na radiatorze. Wykorzystując model dla systemu procesor – radiator – otoczenie wyliczona została funkcja mocy procesora, która ma zapewnić stabilizację temperatury. Uwzględnia ona zmienne warunki odprowadzania ciepła, dzięki czemu możliwe jest zwiększenie wydajności obliczeniowej procesora bez zwiększenia jego temperatury.
EN
In the article the authors present an electro-thermal modeling for new method of microprocessors control in which the novelty is an additional sensor placed on heat sink. Using processor-heat sink-ambient model analytical form of power function was calculated which is able to be used for stabilization of processor temperature. This function takes into account changing outer conditions and finally leads to increase of processor throughput.
6
Content available remote Improvement of microsystem throughput using new cooling system
EN
This paper presents a new possibility of clock frequency/voltage control in microsystems i.e. high performance processors, exploiting information about cooling efficiency. In this paper, we propose an approach that better exploits the thermal abilities of a chip fixed to cooling system in order to eliminate its energy accumulation. For the purpose of the proposed method, the calculation of so called time shift (TS) is introduced. TS is defined as the duration where the computational system can perform the task at higher frequency without any thermal violation when the chip temperature is close to critical thermal threshold. The analogy between thermal and electrical parameters allows to model RC thermal compact model of structure (chip fixed to the cooling system). Based on this assumption, the authors compute the TS value versus different parameters using RC thermal compact model in Spice environment. The results indicate that TS could fulfil a significant part of die total working time. As an effect the proposed approach may be a means for increasing average clock frequency or voltage supply, consequently enhancing the system’s throughput.
PL
Praca prezentuje nowy sposób sterowania napięciowo-częstotliwościowego procesorów o dużej wydajności numerycznej z wykorzystaniem informacji o bieżącej efektywności chłodzenia. Autorzy zaproponowali metodę sterownia, która lepiej wykorzystuje własności cieplne modułu scalonego w sensie bardziej efektywnego przekazywania ciepła do otoczenia. W tym celu wprowadzono i wyliczono czas przesunięcia (TS) aktywności numerycznej, zdefiniowany jako przedział czasu, w którym system cyfrowy może pracować ze zwiększoną efektywnością bez obawy o przekroczenie dopuszczalnej temperatury pracy. W szczególności, nawet wówczas gdy struktura scalona pracuje na granicy wytrzymałości termicznej. Do analizy termicznej wykorzystano model kompaktowy RC oparty na analogii elektrycznej. Do analizy wykorzystano program Spice. Otrzymane wyniki wskazują, że TS stanowi znaczącą cześć całkowitego czasu pracy procesora co przekłada się na zwiększenie częstotliwości lub napięcia zasilania, a zatem prowadzi do zwiększenia wydajności procesora.
7
Content available remote Comparison of different cooling systems using compact model
EN
Due to the strong influence of temperature rising on integrated circuits performance and reliability, an adequate thermal analysis of their cooling systems is required during chip packaging in order to prevent the thermal catastrophe. In this paper, we propose an approach based on RC compact model, which enables in one hand an approximation of dynamic thermal behaviour and in other hand the accurate temperature computation at any measurement point of parallel plate fin heat sink with U-shape channels. Farther more, we present the impacts of convection coefficient on heat sink surface temperature using a simplified approach, which enables the temperature computation by using the RC thermal compact model. Due to the convection coefficient change of surrounding environment, the surfaces and mass of parallel plate fin heat sink with U-shape channels were reduced while enhancing heat transfer capability.
PL
Silny wpływ temperatury na własności układów scalonych wymaga analizy termicznej podczas projektowania konstrukcji modułu scalonego aby zapobiec uszkodzeniom tych układów. W artykule autorzy proponują podejście oparte na kompaktowym modelu RC, które prowadzi do oceny własności dynamicznych oraz wystarczająco dokładnej analizy termicznej w każdym punkcie pomiarowym radiatora z równoległymi płytkami chłodzącymi.
PL
W artykule zaproponowano modyfikację algorytmu automatycznej segmentacji ASM, uwzględniającą anizotropię danych medycznych w reprezentacjach TK i MR na etapie generowania modelu statycznego. Przedstawiono również nową metodę generowania zbiorów punktów uczących/treningowych, wymaganych przez algorytm ASM, opartą o zmodyfikowany algorytm ICP. Zaproponowaną metodę przetestowano na testowej serii 15 rzeczywistych woluminów TK, osiągając średnią dokładność segmentacji, wyrażoną współczynnikiem Dice’a, na poziomie 0.8014.
EN
In the paper a modified ASM algorithm, that considers a CT and MRI medical data anisotropy at the stage of statistic shape model generation, is proposed. Additionally, a new, non-rigid ICP algorithm-based method of creating the ASM training data points sets is presented. The proposed approach had been tested on a series of 15 real patients CT volume data, reaching a mean accuracy of the segmentation 0.8014, measured by the Dice coefficient.
EN
Capacitance density is increased when lateral flux structures are used in CMOS technologies compared to classic parallel-palate capacitors. Lateral-flux capacitors where designed based on three different fractal geometries. Capacitors are designed with and without special MMC metal layer available in some CMOS technologies for capacitor design. For theoretical analysis verification a special ASIC has been designed and fabricated in UMC 0.18um technology. Presented result are obtained by measurement of 5 ICs. Some capacitor structures have much higher capacitance density than classic parallel-plates capacitor without MMC layer. Few presented structures have higher capacitance density than parallel-plate capacitor made with MMC layer. Capacitors have small process parameters spread.
PL
W porównaniu do klasycznych kondensatorów z równoległymi okładkami użycie struktur z poprzeczną pojemnością pozwala na zwiększenie gęstości pojemności przy projektowaniu kondensatorów w technologiach CMOS. Kondensatory z poprzeczną pojemnością zostały zaprojektowane na bazie trzech rożnych fraktali. Struktury kondensatorów zostały zaprojektowane z i bez użycia specjalnej warstwy metalu MMC, dostępnej w niektórych technologiach CMOS, do projektowania kondensatorów. Do sprawdzenia teoretycznych rozważań specjalny układ ASIC został zaprojektowany i wykonany w technologii UMC 0.18um. Przedstawione wyniki są efektem pomiarów 5 układów scalonych. Niektóre struktury kondensatorów mają dużo większą gęstość pojemności niż klasyczne kondensatory bez warstwy MMC. Niewiele zaprojektowanych struktur ma większą gęstość pojemności niż kondensatory klasyczne z warstwą MMC. Rozrzut parametrów kondensatorów jest niewielki.
PL
Serwatka kwaśna jest groźnym ekologicznie odpadem, będącym produktem ubocznym powstającym w przemyśle mleczarskim. Z uwagi na wysoką zawartość laktozy, odpad ten może być wykorzystywany jako surowiec w procesie fermentacji mlekowej, w którym ulega dalszej przemianie do kwasu mlekowego, przy udziale bakterii fermentacji mlekowej. Niniejsza publikacja stanowi przegląd literaturowy dotyczący procesu fermentacji mlekowej oraz opis badań własnych nad efektywnością procesu fermentacji mlekowej laktozy, pozyskanej z serwatki poprodukcyjnej, do kwasu mlekowego.
EN
Acid whey is an environmentally hazardous waste which is a by-product produced in the dairy industry. Due to the high lactose content, the waste can be used as a raw material for lactic fermentation process, where it is converted further to lactic acid using lactic acid bacteria. This publication is a literature review on lactic acid fermentation process and includes description of own research on efficiency of lactic acid fermentation of lactose, obtained from spent whey, to lactic acid.
PL
W artykule zaproponowano metodę szybkiego, wstępnego wyznaczania płaszczyzny symetrii mózgu. Przedstawiony algorytm bazuje na rozwiązaniu problemu bezpośredniego, średniokwadratowego dopasowania elipsoidy do rozrzuconej przestrzennie chmury punktów, odwzorowujących anatomiczną budowę czaszki. Może on zostać wykorzystany w metodach obliczeniowych wymagających wstępnej informację o orientacji głowy pacjenta w przestrzeni i jej płaszczyźnie symetrii.
EN
In the paper a method of the fast, initial coarse brain symmetry plane calculation is presented. Proposed algorithm is based on solving the problem of the direct least mean ellipsoid fitting to a scattered data, which maps the skull anatomy. Algorithm can be used in more specialized techniques that require an initial information about patients head orientation and its symmetry plane.
12
EN
The paper analyzes the phenomenon of heat transfer and its inertia in solids. The influence of this effect on the operation of an integrated circuit is described. The phenomenon is explained using thermal analogy implemented in the Spice environment by an R-C thermal model. Results from the model are verified by some measurements with a chip designed in CMOS 0.7 μm (5 V) technology. The microcontroller-based measurement system structure and experiment results are described.
EN
The paper describes UMC CMOS 0.18 pm (1.8 V) implementation of OctaLynx D microcontroller. The processor is 8-bit RISC structure with built-in Dynamic Thermal Management Unit cooperating with Temperature-Controlled Oscillator. The Dynamic Thermal Management Unit consists of clock source multiplexer, thermal interrupts control unit and special registers containing information of present chip temperature, oscillator frequency control signal and status/control bits. Processor core was written in Verilog hardware description language and designed in top-down technique while memories and analogue parts were designed in full custom technique. The system was fabricated and tested in the laboratory equipped with the thermal chamber. Some test results and software prepared for the microcontroller are presented.
EN
The paper describes thermal model of an ASIC designed and fabricated in CMOS 0.7 µm (5 V) technology. The integrated circuit consists of analogue and digital heat sources and some temperature sensors. It has been designed to carry out some thermal tests. During tests thermal resistances, capacities, time constants and convection coefficients for different packages, positions and cooling methods were extracted. The parameters of thermal model were used in simulation to compare results with real-world measurements.
PL
Artykuł opisuje model termiczny układu ASIC zaprojektowanego i sfabrykowanego w technologii CMOS 0,7 µm (5 V). Układ scalony składa się z analogowych i cyfrowych źródeł ciepła oraz czujników temperatury a został zaprojektowany w celu wykonywania testów termicznych. Podczas przeprowadzonych testów zmierzone zostały rezystancja termiczna, pojemność termiczna, termiczna stała czasowa i uogólniony współczynnik konwekcji dla różnych wariantów obudowy, jej położenia i metody chłodzenia. Parametry modelu termicznego zostały użyte w symulacjach w celu porównania wyników z rzeczywistymi pomiarami.
PL
Artykuł opisuje zmiany parametrów termicznych układu scalonego zaprojektowanego w technologii CMOS 0,7 μm. Testowany układ typu ASIC dedykowany do pomiarów zjawisk termicznych zawiera sterowane źródła ciepła i czujniki temperatury rozproszone po powierzchni układu scalonego. Układ został przebadany w różnych konfiguracjach typu obudowy, jej położenia i rodzaju chłodzenia. Rezultaty zostały zebrane przez dedykowany mikrokontrolerowy układ pomiarowy i przesłane do komputera w celu akwizycji i prezentacji danych. Wyniki wskazują na istotność warunków pracy układu i jego temperatury na zachowanie termiczne układu scalonego.
EN
The paper investigates changes of parameters of RC thermal parameters of integrated circuit designed in CMOS 0.7 μm technology. The chip under tests is an ASIC dedicated for measurements of thermal phenomena in integrated circuits and consists of several heat sources and temperature sensors spread over the circuit area. The chip is tested for several different package, position and cooling configurations. The results are gathered by microcontroller-based measurement system and sent to PC application for acquisition and presentation. Results indicate importance of work environment and its influence on temperature of the integrated circuit and its thermal behaviour.
PL
W artykule przedstawiono wyniki oceny parametrów energetycznych i ich analizę dla wielopoziomowych dekoderów n-na-2n linii zaprojektowanych w technologii CMOS UMC 180 nm. Do rysowania topografii opracowano uniwersalną metodę. Projektowanie układu jest szybkie i łatwe dzięki specjalnie wykonanej bibliotece komórek oraz opracowaniu sposobu ich układania. Wykorzystując przygotowane bloki składowe zaprojektowano kilka dekoderów poczynając od realizacji jednopoziomowej, przez wszystkie możliwe rozwiązania, kończąc na maksymalnej liczbie poziomów. Tak zaprojektowane topografie poddano ocenie ich parametrów - czasowych i energetycznych. W szczególności pobór mocy analizowano z uwzględnieniem rozszerzonego modelu energetycznego układu cyfrowego, który bazuje na analizie zmian wektorów wejściowych układu zamiast zwykłej aktywności przełączeniowej poszczególnych sygnałów. Dzięki temu możliwe jest uwzględnienie drobnych subtelności podczas analizy energetycznej układu, a także porównanie różnych rozwiązań dla z góry określonych warunków pracy układu. Wyniki tych badań pozwalają wyciągnąć wnioski co do praktycznych zaleceń projektowania topografii dekoderów.
EN
In the paper authors present the results of the assessment of energy parameters and analysis for the multi-level n-to-2n-lines designed in CMOS 180 nm UMC. Special universal method for drawing of decoders layouts was developed. Design of circuits is quick and easy thanks to a specially made library of cells. The way to placing of cells was developed too. Using prepared building blocks a few decoders are designed starting from the implementation of the single-level, through all the possible solutions, ending with the maximum number of levels. Designed layouts were assessed under energy and time parameters. In particular, the power consumption was analysed taking into account the extended power model of a digital circuit. The model is based on analysis of changes in input vectors instead of the traditional switching activity of input signals. This allows possibility to take into account the fine subtleties of the circuit energy analysis, as well as a comparison of different solutions for given conditions of the circuit work. The results of these investigation allow to draw conclusions about the practical recommendations for design of decoders layouts.
EN
Blind people all over the world use only white sticks to avoid obstacles, holes and other dangerous objects. There are some navigational systems for blind people, including the ones that employ stereoscopic images, but none of them provides a high reliability. The hybrid system presented in this paper uses a laser range finder as a 3D scanner and a camera feed to create a highly reliable and accurate 3D model of surroundings to improve an obstacle detection, objects recognition, image processing and blind people navigation, which can work with a reduced functionality even in dark places.
PL
Osoby niewidome na całym świecie używają białej laski do wykrywania i omijania przeszkód, dziur oraz niebezpiecznych obiektów. Istnieje kilka systemów nawigacyjnych dla osób niewidomych i słabowidzących, wliczając te, które używają techniki obrazowania stereoskopowego, lecz żaden z tych systemów nie zapewnia dostatecznego poziomu niezawodności. Prezentowany w tym artykule hybrydowy system wykorzystuje dalmierz laserowy do stworzenia trójwymiarowego modelu otoczenia oraz obraz z kamery tak, aby stworzyć bardziej rzetelny trójwymiarowy model otoczenia oraz poprawić możliwości wykrywania obiektów, ich rozpoznawania, przetwarzania sygnałów oraz nawigacji osób niewidomych. Przedstawiony model umożliwia również pracę w ciemnych pomieszczeniach przy zachowaniu zredukowanej funkcjonalności.
PL
Celem tego artykułu jest zaprezentowanie układu scalonego zaprojektowanego jako element systemu nawigacyjnego dla osób niewidomych w ramach projektu MOBIAN. Jako efekt pracy i konsultacji z niewidomymi powstał prototyp urządzenia nawigacyjnego informującego użytkownika o przeszkodach znajdujących się przed nim. Urządzenie będące pomocą dla niewidomych w poruszaniu się powinno być niewielkie i wygodne. Dlatego też zdecydowano się na zastąpienie elementów dyskretnych części układu wykrywającego przeszkody jednym dedykowanym układem scalonym. Układ ten jest sterownikiem obsługującym przetworniki ultradźwiękowe służące do wykrywania przeszkód. W artykule omówiono budowę sterownika i przedstawiono jego funkcjonalność.
EN
The aim of this paper is to present an integrated circuit designed as element of navigation system for blind people realized as part of MOBIAN project. As an effect of cooperation and consultations with the blind the prototype of navigation device, informing user about obstacles was made. Device that is supposed to be helpful for blind people in moving around ought to be comfortable and of a small size. That is why it was decided to replace discrete elements of obstacle detection circuit with one application scpecific integrated circuit. This IC is a driver for ultrasound transducers used for obstacle detection. In this paper structure and functionality of driver is described.
19
Content available Designing Method of Compact n-to-2ⁿ Decoders
EN
What decoder is, everyone knows. The paper presents fast and efficient method of layouts design of n-to-2ⁿ -lines decoders. Two scenarios of layout arrangement are proposed and described. Based on a few building blocks only, especially prepared, and appropriate procedure of their placement, a decoder of any size can be build. Layouts of all needed fundamental blocks were designed in CMOS technology, as standard library. Moreover, some important parameters, such area, power dissipation and delay, were assessed and compared for decoders designed with proposed method and traditional. Power consumption were considered under extended model, which takes into account changes of input vectors, not only switching activity factor. All designs were done in UMC 180 CMOS technology.
EN
The paper describes structure and simulation results of the novel ring oscillator designed in UMC CMOS 0.18 μm (1.8 V) which is a part of power management system including Temperature-Controlled Oscillator. Frequency generated by the oscillator is tuned by scaling the supply voltage, additionally ring length is digitally controlled. Presented ring oscillator has very wide tuning range (250 MHz–2.1 GHz) with small current consumption (34–689 μA).
PL
Artykuł opisuje strukturę i wyniki symulacji oscylatora pierścieniowego zaprojektowanego w technologii UMC CMOS 0,18 μm (1,8 V), który jest częścią systemu zarządzania mocą układu scalonego zawierającego generator przestrajany temperaturą układu. Częstotliwość generowana przez oscylator jest przestrajana poprzez zmianę napięcia zasilania, dodatkowo długość pierścienia oscylatora jest kontrolowana sygnałem cyfrowym. Opisywany oscylator ma bardzo szeroki zakres przestrajania (250 MHz–2,1 GHz) przy niskim poborze prądu (34–689 μA).
first rewind previous Strona / 3 next fast forward last
JavaScript jest wyłączony w Twojej przeglądarce internetowej. Włącz go, a następnie odśwież stronę, aby móc w pełni z niej korzystać.