Preferencje help
Widoczny [Schowaj] Abstrakt
Liczba wyników

Znaleziono wyników: 12

Liczba wyników na stronie
first rewind previous Strona / 1 next fast forward last
Wyniki wyszukiwania
help Sortuj według:

help Ogranicz wyniki do:
first rewind previous Strona / 1 next fast forward last
PL
Funkcje generowania indeksów znajdują zastosowanie w dystrybucji adresów IP, skanowaniu wirusów oraz wykrywaniu niepożądanych danych. Proponowana w artykule metoda syntezy jest modyfikacją metody redukcji argumentów i dekompozycji funkcjonalnej, polegającej na stosowaniu bramek zamiast komórek logicznych. Metoda zachowuje zalety dekompozycji funkcjonalnej i jest dostosowana do syntezy w strukturach z pamięciami ROM.
EN
Index Generation Functions may be useful in distribution of IP addresses, virus scanning or undesired data detection. In this paper an original method is proposed. The proposed multilevel logic synthesis method based on argument reduction and functional decomposition uses gates instead of logic cells. Furthermore, it preserves advantages of functional decomposition and is well suited for ROM-based synthesis of Index Generation Functions.
PL
Rozwój sieci komputerowych oraz teleinformatyki umożliwił zdobywanie wielkiej ilości danych. Istotna jest jednak wiedza z ich pomocą zdobywana. Jest to możliwe dzięki zastosowaniu eksploracji danych. Przedstawiono podstawowy podział metod eksploracji danych oraz rozliczne ich zastosowania w telekomunikacji. Wśród przykładów można miedzy innymi wyróżnić klasyczny problem filtracji wiadomości elektronicznych, należący do szerszej rodziny wykrywania zdarzeń niepożądanych czy segmentację rynku na potrzeby marketingowe.
EN
The modern development of computer networks and teleinformatics has enabled the acquisition of great amounts of data. However, the discovered knowledge is important. This is possible through the use of data mining. The article presents the basic division of data mining methods and their numerous applications in telecommunications. Examples include, among others, the classic problem of filtering emails, belonging to a wider family of detecting adverse events, and market segmentation for marketing purposes.
PL
Dokonano przeglądu osiągnięć związanych z projektem badawczym Projektowanie układów cyfrowych do zastosowań w systemach i sieciach telekomunikacyjnych o wysokiej wiarygodności działania, realizowanych przy użyciu struktur programowalnych FPGA/CPLD. Przedstawiono wyniki prac w zakresie podstaw teoretycznych konstrukcji algorytmów kryptograficznych oraz implementacji tych algorytmów w strukturach programowalnych. Omówiono nowe metody i narzędzia syntezy układów cyfrowych wykorzystujące specyficzne moduły występujące w złożonych strukturach FPGA/CPLD oraz metody zapewniania samokontroli działania układów realizowanych w złożonych strukturach programowalnych.
EN
Main outcomes of the project Design of FPGA/CPLD-based digital circuits for applications in dependable telecommunication systems and networks are presented. Theoretical results underlying the development of cryptographic algorithms and examples of implementation of such algorithms with programmable devices are discussed. New methods and tools for design of digital circuits that effectively exploit specific architectural features of modern FPGA/CPLD devices and techniques that provide such circuits with self-checking capability are presented.
PL
Omówiono zastosowanie nowych metod syntezy logicznej do projektowania filtrów cyfrowych w strukturach FPGA. Przedstawiono podstawy arytmetyki rozproszonej oraz metodę obliczania tablic LUT. Podano wyniki eksperymentów projektowych.
EN
The paper discusses the application of modern logic synthesis in designing of digital filters in FPGA architectures. Basic information concerning distributed arithmetic, as well as the method of computing LUT table description is presented. Experimental results are also shown.
PL
Przedstawiono ogólną metodę syntezy układów sekwencyjnych w strukturach z wbudowanymi pamięciami. Metoda wykorzystuje pojęcie dekompozycji szeregowej i polega na dekompozycji bloku pamięci na dwa bloki: układ modyfikacji adresu i pamięć o zredukowanej pojemności. Umożliwia ona implementację układów typu FSM przekraczających wymagane pojemności pamięci w dostępnych modułach FPGA. Wyniki badań eksperymentalnych pokazują, że efektywność metody jest znacznie większa niż w komercyjnych narzędziach projektowania.
EN
A general method for the synthesis of sequential circuits using embedded memory blocks is presented. The method is based on the serial decomposition concept and relies on the decomposition of memory block into two blocks: a combinational address modifier and a smaller memory block. This makes possible to implement FSM that exceed available memory through using embedded memory blocks and additional programmable logic. The experimental data demonstrate the efficiency of the proposed approach and large improvements over results obtained by commercially available tools.
PL
Opisano podstawowe właściwości układów programowalnych oraz możliwości ich zastosowania w przetwarzaniu sygnałów i kryptografii. Omówiono przykłady eksperymentalnych i przemysłowych aplikacji multimedialnych oraz realizacje algorytmów kryptograficznych. Przedstawiono także nową ofertę na rynku cyfrowych układów telekomunikacyjnych - produkty wirtualne. Wskazano także na ogromne znaczenie syntezy logicznej w tych zastosowaniach.
EN
Basic properties of programmable devices and possibilities of their application in signal and information processing are described. Examples of experimental and industry multimedia application and implementations of cryptographic algorithms are discussed. Virtual product - new offer on the market of telecommunication digital devices is presented. The huge importance of logic synthesis in this application is shown.
PL
Przedstawiono nowe możliwości, jakie w projektowaniu sprzętu dają reprogramowalne i rekonfigurowalne struktury FPD. Omówiono znaczenie projektów wirtualnych oraz rekonfigurowalnych modułów do obliczeń komputerowych oraz rynek własności intelektualnej i jego ofertę dla potrzeb telekomunikacji cyfrowej (np. filtry cyfrowe, układy FFT itp.). Zaprezentowano najnowsze narzędzia syntezy logicznej dostępne w uniwersyteckich pakietach oprogramowania. W zakończeniu dokonano krytycznej analizy programów nauczania techniki cyfrowej w Polsce.
EN
Field Programmable Devices (FPD) are on the verge of revolutionizing digital designing in the manner that ASICs did nearly three decades ago. The paper presents IP core market which offers very high performance virtual components, particularly for digital telecommunication applications, e. g. digital filters, Fast Fourier transform Cores etc. Afterwards, modern logic synthesis algorithms, offered by university packages and their application in FPGA-based synthesis is demonstrated. Finally, the paper presents a critical review of logic and digital design methods actually represented in educational curricula programs in Poland.
PL
Omówiono trendy rozwojowe współczesnej mikroelektroniki i jej wpływ na rozwój szeroko rozumianych systemów informacyjnych. Wykazano, że o rozwoju tym decydują nie tylko względy ilościowe, ale również jakościowe, np. technologia wykonania i technika układów reprogramowalnych.
EN
Development trends of contemporary microelectronics, as well as its influence on development of widely grasped information systems arę discussed. It was proved, that about thjs development decide not oniy quantitative, but also qualitative reasons, such as technology of manufacturing and technology of programmable devices.
10
Content available remote Dekompozycja funkcji i relacji boolowskich w syntezie logicznej i analizie danych
PL
W pracy wykazano, że problem dekompozycji dowolnej funkcji skończonej f(A,B) do postac i h(g(A),B), gdzie g jest funkcją boolowską, jest rozstrzygalny w czasie wielomianowym względem rozmiaru problemu. Równocześnie wykazano, że pominięcie założenia dotyczącego funkcji g powoduje znaczne skomplikowanie problemu. Tak ogólny problem należy do klasy problemów NP - trudnych. W pracy przedstawiono sprowadzenie problemu dekompozycji funkcji skończonych do problemu wierzchołkowego kolorowania grafu. Opisano także, sprowadzenie problemu dekompozycji relacji do problemu wyznaczania kolorowania wierzchołkowego hipergrafu. W celu wykazania poprawności obu redukcji, wykorzystano kombinatoryczną własność Helly.
EN
This paper shows that the problem of decomposing a finite function f(A,B) into the form h (g(A)B), where g is a Boolean function, can be resolved in polynomial time, with respect to the size of the problem. It is also shown that omission of the characteristic of the g function can significantly complicate the problem. Such a general problem belongs to the NP - hard class of problems. The work shows how the problem of decomposition of a finite function can be reduced to the problem of coloring the vertices of a graph. It is also shown that the problem of decomposition of relations can be reduced to coloring the vertices of their hypergraphs. In order to prove the validity of the theorems, combinatory properties of Helly are used.
PL
Opisano podstawowe zasady specyfikacji układów cyfrowych za pomocą języka VHDL oraz uproszczoną wersję tego języka - Basic VHDL, stosowaną w komputerowym systemie projektowania LOG/iC2. Przedstawiono przykłady opisu oraz możliwości wykorzystania języka do opisu złożonych układów cyfrowych w telekomunikacji.
EN
Basic rules of digital circuit specification in VHDL are presented, as well as simplified version of this language - Basic VHDL, used in CAD system LOG/iC. Some examples of description and possibilities of using VHDL for description of complex digital circuits in telecommunications are presented.
PL
Opisano system komputerowego projektowania układów cyfrowych w strukturach PLD i CPLD firmy AMD. Przedstawiono jego schemat i najważniejsze funkcje, a także cechy, które umożliwiają wykorzystanie systemu przez szerokie grono projektantów układów cyfrowych.
EN
ADM (Advanced Micro Devices) CAD system for digital circuits designing in PLD and CPLD is Described. Its block descriiption and main functions are presented as well as the features which allow a wide group of digital circuits designers to use it.
first rewind previous Strona / 1 next fast forward last
JavaScript jest wyłączony w Twojej przeglądarce internetowej. Włącz go, a następnie odśwież stronę, aby móc w pełni z niej korzystać.