PL
|
EN
Szukaj
Przeglądaj
Pomoc
O bazie
test
Preferencje
Polski
English
Język
Widoczny
[Schowaj]
Abstrakt
10
20
50
100
Liczba wyników
Tom - szczegóły
Adres strony
Kopiuj
Tytuł artykułu
R. 57, nr 8
Czasopismo
Pomiary Automatyka Kontrola
Wydawca
Wydawnictwo PAK
Rocznik
2011
Identyfikatory
Zawartość wolumenu
R. 57, nr 8
artykuł:
Symulacja błędów przemijających w mikrokontrolerze satelitarnym
(
Iwiński M.
,
Sosnowski J.
), s. 822-824
artykuł:
Fault injection in embedded systems using GNU Debugger
(
Mosdorf M.
,
Sosnowski J.
), s. 825-827
artykuł:
Pomiar czasu propagacji inwerterów implementowanych w układach programowalnych w temperaturze ciekłego azotu
(
Michalak S.
), s. 828-829
artykuł:
Fault injection approach towards dependability analysis in real time operating systems
(
Gawkowski P.
,
Grochowski K.
,
Pisarczyk P.
), s. 830-832
artykuł:
Wpływ redukcji zależności w pętlach programowych na zużycie zasobów w systemach wbudowanych
(
Bielecki W.
,
Siedlecki K.
), s. 833-835
artykuł:
Mikroprocesorowa czterowirnikowa platforma latająca
(
Tariov A.
,
Maciaszczyk R.
,
Dębski I.
,
Antosik A.
), s. 836-838
artykuł:
Quasi-autonomiczny pojazd na bazie zestawu Lego Mindstorms NXT
(
Dimitrova-Grekow T.
), s. 839-841
artykuł:
Implementacja wyrażeń arytmetycznych w rekonfigurowalnych sterownikach logicznych
(
Milik A.
,
Pułka A.
), s. 842-844
artykuł:
Aplikacja w języku Java realizująca funkcję parsera pseudokodu opisującego strukturę specjalizowanego koprocesora sterownika PLC do VHDL
(
Ziębiński A.
,
Cupek R.
,
Sroka W.
), s. 845-847
artykuł:
Specjalizowane rekonfigurowalne sterowniki poziomu lokalnego w inteligentnych systemach transportowych ITS
(
Kawalec P.
), s. 848-850
artykuł:
Dekompozycja sterowników współbieżnych z zastosowaniem transwersal dokładnych hipergrafu
(
Wiśniewska M.
,
Adamski M.
,
Wiśniewski R.
), s. 851-853
artykuł:
Wykorzystanie własności układu sterującego w układach CPLD
(
Barkalov A.
,
Titarenko L.
,
Chmielewski S.
), s. 854-857
artykuł:
Algorytm syntezy kombinacyjnych układów odwracalnych
(
Skorupski A.
,
Szyprowski M.
,
Kerntopf P.
), s. 858-860
artykuł:
Grafowy automat komórkowy o zmiennych sąsiedztwach relacyjnych komórek - założenia dla implementacji w FPGA
(
Hołowiński G.
,
Małecki K.
), s. 861-863
artykuł:
Wykorzystanie dwupoziomowej optymalizacji do poprawy wyników syntezy z wykorzystaniem BDD
(
Opara A.
,
Kania D.
), s. 864-867
artykuł:
Implementacja sprzętowa algorytmu MD5 w układach FPGA z użyciem mikroprogramowanego układu sterującego
(
Barkalov A.
,
Titarenko L.
,
Bieganowski J.
), s. 868-870
artykuł:
Implementacja w układach FPGA wybranych fragmentów metody szybkiej segmentacji obrazów
(
Żurek D.
,
Wielgosz M.
,
Jamro E.
,
Wiatr K.
), s. 871-873
artykuł:
Efektywna komunikacja ARM-FPGA z użyciem interfejsu SPI
(
Jamro E.
,
Wielgosz M.
,
Cioch W.
,
Bieniasz S.
), s. 874-876
artykuł:
System wbudowany oparty na procesorze ARM oraz układzie FPGA
(
Wielgosz M.
,
Jamro E.
,
Cioch W.
,
Bieniasz S.
), s. 877-879
artykuł:
Losowość generatora TRNG zaimplementowanego w FPGA
(
Jessa M.
,
Matuszewski Ł.
,
Jaworski M.
), s. 880-882
artykuł:
Szybkie prototypowanie cyfrowego algorytmu fuzzy PID w sterowniku B&R
(
Jaszczak S.
), s. 883-885
artykuł:
Zmodyfikowana zrandomizowana transformata Hougha w strukturze FPGA
(
Kapruziak M.
), s. 886-888
artykuł:
Układ SoC - FPGA do detekcji twarzy w obrazach cyfrowych
(
Wujek P.
,
Pełka R.
), s. 889-891
artykuł:
Kształcenie inżynierów w zakresie nowoczesnych dziedzin technicznych kreowane możliwościami oferowanymi przez technologię FPGA
(
Olech B.
), s. 892-895
artykuł:
Circle parameters estimation using Hough transform implemented on GPGPU
(
Mazurek P.
), s. 896-898
artykuł:
Wspomaganie sprzętowe do wyznaczenia statystyk obrazów naturalnych wyższego rzędu
(
Tomaszewska A.
), s. 899-901
artykuł:
Nowa architektura wizyjnego systemu wbudowanego dedykowana dla kamery inteligentnej
(
Zawadzki A.
,
Gorgoń M.
), s. 902-904
artykuł:
Synchronizacja obrazów pochodzących z różnych źródeł z zastosowaniem układu programowalnego
(
Krupiński M.
,
Sosnowski T.
,
Bieszczad G.
,
Maruda H.
), s. 905-907
artykuł:
Zastosowanie przetwarzania równoległego w procesorach graficznych do szybkiej estymacji wskaźnika wielorozdzielczego podobieństwa strukturalnego dla celów oceny jakości obrazów cyfrowych
(
Mazurek P.
,
Okarma K.
), s. 908-910
artykuł:
Realizacje układów odwracalnych w technologiach półprzewodnikowych
(
Szyprowski M.
,
Kerntopf P.
), s. 911-913
artykuł:
Implementacja w układzie reprogramowalnym wieloprocesorowego systemu realizującego algorytm RANSAC
(
Fularz M.
,
Kraft M.
), s. 914-916
artykuł:
Układy Virtex i Spartan w systemach kompensacji sił Lorentza w akceleratorach
(
Przygoda K.
,
Poźniak T.
), s. 917-919
artykuł:
Multi-Stream Routing in Network on Chip for Data-dominated Algorithms
(
Chojnacki B.
,
Dziurzański P.
,
Mąka T.
), s. 920-922
artykuł:
Sprzętowy detektor szyfrowanej informacji przesyłanej w sieciach TCP/IP
(
Gancarczyk G.
,
Dąbrowska-Boruch A.
,
Wiatr K.
), s. 923-925
artykuł:
Algorytm odtwarzania zegara transmisji dla pakietowych systemów
(
Krzak Ł.
,
Rzepka D.
,
Worek C.
), s. 926-929
artykuł:
Efekt rozpraszania podpowierzchniowego z wykorzystaniem programowalnego procesora graficznego
(
Tomaszewska A.
,
Stefanowski K.
), s. 930-932
artykuł:
Porównanie wydajności języków projektowania na przykładzie języka Mitrion-C oraz VHDL dla sprzętowego procesora CORDIC
(
Budyn D.
), s. 933-935
artykuł:
Metoda doboru sekwencji preambuły dla efektywnej implementacji algorytmu synchronizacji
(
Rzepka D.
,
Krzak Ł.
,
Worek C.
), s. 936-938
artykuł:
Optimization of Moore finite-state-machine matrix circuit
(
Barkalov A.
,
Titarenko L.
,
Hebda O.
), s. 939-941
artykuł:
Regułowa reprezentacja interpretowanych sieci Petriego sterowania dla potrzeb syntezy i weryfikacji
(
Grobelna I.
), s. 942-944
artykuł:
Zastosowanie teorii hipergrafów w procesie analizy systemów dyskretnych opisanych sieciami Petriego
(
Adamski M.
,
Wiśniewska M.
), s. 945-947
artykuł:
Autorski system wspomagający proces dekompozycji sieci Petriego na podsieci typu automatowego
(
Wiśniewska M.
), s. 948-950
artykuł:
Obliczeniowe szacowanie lokalności danych dla programów ANSI-C
(
Kraska K.
,
Wierciński T.
,
Kamińska A.
), s. 951-953
artykuł:
Akceleracja obliczeń komputerowych za pomocą układów graficznych z wykorzystaniem technologii CUDA
(
Stefanowicz Ł.
,
Wiśniewski R.
,
Wiśniewska M.
), s. 954-956
artykuł:
Reprezentacja przestrzeni iteracji pętli i opisu zależności w kompilatorze zrównoleglającym
(
Błaszyński P.
,
Poliwoda M.
), s. 957-959
artykuł:
Optymalizacja obliczeń rozszerzonego filtru Kalmana dla mikrokontrolera z rodziny ARM
(
Maciaszczyk R.
,
Kruszko S.
), s. 960-962
artykuł:
Wyznaczanie równoległości pętli programowych w aplikacjach dedykowanych dla procesorów graficznych
(
Bielecki W.
,
Pałkowski M.
), s. 963-965
artykuł:
Sprzętowa weryfikacja funkcjonalna magistrali AMBA® AXI
(
Duc P.
), s. 966-968
rozwiń roczniki
JavaScript jest wyłączony w Twojej przeglądarce internetowej. Włącz go, a następnie odśwież stronę, aby móc w pełni z niej korzystać.